Publication#
16491
rev:
E
amendment/
0
公布 日期:
十一月 1998
palce20v8 家族
ee cmos 24-管脚 普遍的
可编程序的 排列 逻辑
distinctive 特性
◆
管脚 和 函数 兼容 和 所有 pal
®
20v8 设备
◆
用电气 可擦掉的 cmos 技术 提供 reconfigurable 逻辑 和 全部 testability
◆
高-速 cmos 技术
— 5-ns 传播 延迟 为 “-5” 版本
— 7.5-ns 传播 延迟 为 “-7” 版本
◆
直接 plug-在 替换 为 一个 宽 范围 的 24-管脚 pal 设备
◆
可编程序的 使能/使不能运转 控制
◆
输出 individually 可编程序的 作 注册 或者 combinatorial
◆
附带的 组件 interconnect (pci) 一致的
◆
preloadable 输出 寄存器 为 testability
◆
自动 寄存器 重置 在 电源-向上
◆
费用-有效的 24-管脚 塑料 skinny 插件 和 28-管脚 plcc 包装
◆
extensive 第三-群 软件 和 programmer 支持
◆
全部地 测试 为 100% 程序编制 和 函数的 产量 和 高 可靠性
◆
可编程序的 输出 极性
◆
5-ns 版本 运用 一个 分割 引线框架 为 改进 效能
一般 描述
这 palce20v8 是 一个 先进的 pal
设备 建造 和 低-电源, 高-速, 用电气-
可擦掉的 cmos 技术. 它的 macrocells 提供 一个 普遍的 设备 architecture. 这
palce20v8 是 全部地 兼容 和 这 gal20v8 和 能 直接地 替代 pal20r8 序列
设备 和 大多数 24-管脚 combinatorial pal 设备.
设备 逻辑 是 automatically configured 符合 至 这 用户’s 设计 规格. 一个 设计 是
执行 使用 任何 的 一个 号码 的 popular 设计 软件 包装, 准许 自动
creation 的 一个 程序编制 file 为基础 在 boolean 或者 状态 equations. 设计 软件 也 verifies
这 设计 和 能 提供 测试 vectors 为 这 finished 设备. 程序编制 能 是
accomplished 在 标准 pal 设备 programmers.
这 palce20v8 运用 这 familiar 总-的-产品 (和/或者) architecture 那 准许 用户 至
执行 complex 逻辑 功能 容易地 和 efficiently. 多样的 水平 的 combinatorial 逻辑
能 总是 是 减少 至 总-的-产品 表格, 带去 有利因素 的 这 非常 宽 输入 门
有 在 pal 设备. 这 equations 是 编写程序 在 这 设备 通过 floating-门
cells 在 这 和 逻辑 排列 那 能 是 erased 用电气.
com'l: h-5/7/10/15/25, q-10/15/25 ind: h-15/25, q-20/25