1/9february 2002
■
5V TOLERANT 输入
■
高 速: t
PD
= 4.8ns (最大值.) 在 V
CC
=3V
■
电源 向下 保护 在 输入
和 输出
■
对称的 输出 阻抗:
|I
OH
|=I
OL
= 24mA (最小值) 在 V
CC
=3V
■
PCI 总线 水平 有保证的 在 24 毫安
■
保持平衡 传播 延迟:
t
PLH
≅
t
PHL
■
运行 电压 范围:
V
CC
(opr) = 1.65v 至 3.6v (1.2v 数据
保持)
■
管脚 和 函数 兼容 和
74 序列 125
■
获得-向上 效能 超过
500mA (jesd 17)
■
静电释放 效能:
HBM > 2000V (mil 标准 883 方法 3015);
MM > 200V
描述
这 74LVC125A 是 一个 低 电压 CMOS 四方形
总线 缓存区 fabricated 和 sub-micron 硅
门 和 翻倍-layer metal 线路 C
2
MOS
技术. 它 是 完美的 为 1.65 至 3.6 V
CC
行动 和 低 电源 和 低 噪音
产品.
它 能 是 连接 至 5V 信号 环境 为
输入 在 mixed 3.3/5v 系统.
这些 设备 需要 这 一样 3-状态 控制
输入 G 至 是 带去 高 至 制造 这 输出 go 在
至 这 高 阻抗 状态.
它 有 更多 速 效能 在 3.3v 比 5V
交流/act 家族, 联合的 和 一个 更小的 电源
消耗量.
所有 输入 和 输出 是 配备 和
保护 电路 相反 静态的 释放, 给
它们 2KV 静电释放 免除 和 瞬时 excess
电压.
74LVC125A
低 电压 CMOS 四方形 总线 缓存区 (3-状态)
高 效能
管脚 连接 和 IEC 逻辑 SYMBOLS
顺序 代号
包装 TUBE T &放大; R
SOP 74LVC125AM 74LVC125AMTR
TSSOP 74LVC125ATTR
TSSOPSOP