1. 一般 描述
这 74lvc1g175 是 一个 高-效能, 低-电压, si-门 cmos 设备, 更好的
至 大多数 先进的 cmos 兼容 ttl families.
这 输入 能 是 驱动 从 也 3.3 v 或者 5 v 设备. 这个 特性 准许 这 使用 的
这个 设备 在 一个 mixed 3.3 v 和 5 v 环境.
这个 设备 是 全部地 specified 为 partial 电源-向下 产品 使用 I
止
. 这 I
止
电路系统
使不能运转 这 输出, 阻止 这 损害的 backflow 电流 通过 这 设备 当
它 是 powered 向下.
这 74lvc1g175 是 一个 单独的 积极的 边缘 triggered d-类型 flip-flop 和 单独的
数据 (d) 输入, 时钟 (cp) 输入, 主控 重置 (mr) input, 和 q output.
这 主控 重置 (mr) 是 一个 异步的 起作用的 低 输入 和 运作 independently
的 这 时钟 输入. 信息 在 这 数据 输入 是 transferred 至 这 q 输出 在 这
低-至-高 转变 的 这 时钟 脉冲波. 这 d 输入 必须 是 稳固的 一个 设置-向上 时间
较早的 至 这 低-至-高 时钟 转变, 为 predictable 运作.
施密特-触发 action 在 所有 输入 制造 这 电路 高级地 tolerant 至 slower 输入 上升 和
下降 时间.
2. 特性
■
宽 供应 电压 范围 从 1.65 v 至 5.5 V
■
5 v tolerant 输入 为 接合 和 5 v 逻辑
■
高 噪音 免除
■
遵守 和 电子元件工业联合会 标准:
◆
jesd8-7 (1.65 v 至 1.95 v)
◆
jesd8-5 (2.3 v 至 2.7 v)
◆
jesd8b/jesd36 (2.7 v 至 3.6 v).
■
±
24 毫安 输出 驱动 (v
CC
= 3.0 v)
■
静电释放 保护:
◆
hbm eia/jesd22-a114-b 超过 2000 V
◆
mm eia/jesd22-a115-一个 超过 200 v.
■
cmos 低 电源 消耗量
■
获得-向上 效能 超过 250 毫安
■
直接 接口 和 ttl 水平
■
输入 接受 电压 向上 至 5 V
■
多样的 包装 选项
■
specified 从
−
40
°
Cto+85
°
c 和
−
40
°
C 至 +125
°
c.
74LVC1G175
单独的 d-类型 flip-flop 和 重置; 积极的-边缘 触发
rev. 01 — 18 october 2004 产品 数据 薄板