VITESSE
半导体 公司
reliminary 数据手册
SC8164
2.488 gbit/秒 至 2.7gbit/秒
1:16 sonet/sdh demux
g52239-0, rev. 3.3
VITESSE
半导体 公司
页 1
5/17/00 741 calle plano, camarillo, ca 93012 • 805/388-3700 • 传真: 805/987-5896
特性
一般 描述
这 vsc8164 是 一个 1:16 demultiplexer 为 使用 在 sonet/sdh 系统 运行 在 一个 标准 2.488gb/s
数据 比率 或者 向前 错误 纠正 (fec) 数据 比率 向上 至 2.7gb/s. 这 设备 运作 使用 一个 单独的 3.3v
电源 供应, 和 是 packaged 在 一个 thermally 增强 塑料 包装. 这 热的 效能 的 这
128pqfp 准许 这 使用 的 这 vsc8164 没有 一个 热温 下沉 下面 大多数 热的 情况.
vsc8164 块 图解
函数的 描述
低 速 接口
这 demultiplexed 串行 stream 是 制造 有 用 一个 16 位 差别的 lvpecl 接口 d[15:0] 和
accompanying 差别的 lvpecl 分隔 用 16 时钟 clk16o
±
和 分隔 用 32 时钟 clk32o
±
. 这 低
速 lvpecl 输出 驱动器 是 设计 至 驱动 一个 50
Ω
传递 线条. 这 传递 线条 能 是 直流
terminated 和 一个 分割 终止 末端 scheme (看 图示 1), 或者 直流 terminated 用 50
Ω
至 v
CC
-2v 在 各自 线条
(看 图示 2). 在 任何 时间, 这 相等的 分割-终止 末端 技巧 能 是 substituted 为 这 传统的
50
Ω
至 v
CC
-2v 在 各自 线条. 交流 连接 能 是 达到 用 一个 号码 的 方法. 图示 3 illustrates 一个 交流
连接 方法 为 这 occasion 当 这 downstream 设备 提供 这 偏差 要点 为 交流 连接. 如果 这
downstream 设备 是 至 有 内部的 末端, 这 线条 至 线条 100
Ω
电阻 将 不 是 需要. 这
分隔 用 32 输出 能 是 使用 至 提供 一个 涉及 时钟 为 这 时钟 multiplication 单位 在 这 vsc8163.
• 2.488gb/s 1:16 demultiplexer
• targeted 为 sonet oc-48 / sdh stm-16
产品
• 支持 fec 比率 向上 至 2.7gb/s
• 差别的 lvpecl 低 速 接口
• 单独的 +3.3v 供应
• 128 管脚 14x20mm pqfp 包装
D0+
d0-
D15+
d15-
CLK16O+
clk16o-
DI+
di-
HSCLKI+
hsclki-
输出 寄存器
分隔 用
16
CLK32O+
clk32o-
分隔 用
2