摩托罗拉
半导体 技术类 数据
1
rev 0
摩托罗拉, 公司 1997
6/97
八进制 总线 缓冲区
与 5v-宽容 输入
这 mc74lvx244 是 一个 高级 高 速度 cmos 非反相
3–state 八进制 总线 缓冲区 和 有 两个 活动 低 输出 启用. 它 是 也
设计 至 工作 与 3–state 记忆 地址 驱动程序, 等 这 输入
容忍 电压 向上 至 7v, 允许 这 接口 的 5v 系统 至 3v
系统.
•
高 速度: t
pd
= 4.7ns (典型值) 在 v
抄送
= 3.3v
•
低 电源 耗散: 我
抄送
= 4
µ
一个 (最大值) 在 t
一个
= 25
°
c
•
电源 向下 保护 提供 开启 输入
•
平衡式 传播 延误
•
低 噪声: v
olp
= 0.8v (最大值)
•
管脚 和 功能 兼容 与 其他 标准 逻辑 家庭
•
latchup 业绩 超过 300ma
•
esd 业绩: hbm > 2000v; 机器 型号 > 200v
图 1. 20–lead 引出线
(顶部 查看)
图 2. 逻辑 图表
1920 18 17 16 15 14
21 34567
v
抄送
13
8
12
9
11
10
2OE
1O0 2D0 1O1 2D1 1O2 2D2 1O3 2D3
1OE
1D0 2O0 1D1 2O1 1D2 2O2 1D3 2O3 地
1OE
1
1D0
2
1O0
18
1D1
4
1O1
16
1D2
6
1O2
14
1D3
8
1O3
12
2OE
19
2D0
17
2O0
3
2D1
15
2O1
5
2D2
13
2O2
7
2D3
11
2O3
9
lvx
MC74LVX244
低电压 cmos
dw 后缀
20–lead soic 包装
案例 751d–04
dt 后缀
20–lead tssop 包装
案例 948e–02
m 后缀
20–lead soic eiaj 包装
案例 967–01
1OE, 2oe 1dn, 2dn 1on, 2on
l
l
h
l
h
x
l
h
z
输入 产出
功能 表
管脚 姓名
功能
输出 启用 输入
数据 输入
3–state 产出
针脚
nOE
1dn, 2dn
1on, 2on