W25P243A
64K
×
64 burst pipelined高-速
cmos 静态的 内存
Publication 释放 日期: 8月 1999
-1-修订 a3
一般 描述
这 w25p243a 是 一个 高-速, 低-电源, 同步的-burst pipelined, cmos 静态的 内存
有组织的 作 65,536
×
64 位 那 运作 在 一个 单独的 3.3-volt 电源 供应. 一个 建造-在 二-位 burst
地址 计数器 支持 两个都 pentium
burst mode 和 直线的 burst 模式. 这 模式 至 是
executed 是 控制 用 这
LBO
管脚. pipelining 或者 非-pipelining 的 这 数据 输出 是 控制 用
这
FT
管脚. 一个 snooze 模式 能 减少 电源 消耗.
w25p243a 支持 2t/1t 模式, 当 使不能运转 数据 输出 在里面 一个 循环 在 一个 burst 读 当 这
设备 是 deselected 用 ce2/ CE3 .
这个 设备 支持 3-1-1-1-2-1-1-1 在 一个 二-bank, 后面的-至-后面的 burst 读 循环.
特性
•
同步的 运作
•
高-速 进入 时间: 4.5/5/6 ns (最大值.)
•
单独的 +3.3v 电源 供应
•
单独的 字节 写 能力
•
3.3v lvttl 兼容 i/o
•
时钟-控制 和 注册 输入
•
异步的 输出 使能
•
pipelined 数据 输出 能力
•
支持 snooze 模式 (低-电源 状态)
•
内部的 burst 计数器 支持 intel burst
(interleaved) 模式 &放大; 直线的 burst 模式
•
支持 2t/1t 模式
•
packaged 在 128-管脚 qfp 和 tqfp
块 图解
一个(15:0)
数据 i/o
寄存器
输入
寄存器
控制
逻辑
寄存器
64k x 64
核心
排列
ce(3:1)
BWE
CLK
OE
GW
ADSC
ADSP
ADV
LBO
bw(8:1)
i/o(64:1)
ZZ