TLF10176
54LS114 双 JK 负 边沿触发 触发器
与 普通 时钟 和 清除
六月 1989
54LS114
双 JK 负 边沿触发
触发器 与 普通 时钟 和 清除
概述 描述
这 ’LS114 特点 个人 J k 和 设置 输入 和 com-
mon 时钟 和 普通 清除 输入 当 这 时钟 去
高 这 输入 是 已启用 和 数据 将 是 accepted 这
逻辑 水平 的 这 j 和 k 输入 将 是 允许 至 变更
当 这 时钟 脉冲 是 高 和 这 bistable 将 执行
根据 至 这 真相 表 作为 长 作为 这 最小值 设置
次 是 observed 输入 数据 是 已转移 至 这 产出
开启 这 负向 边缘 的 这 时钟 pulse
连接 图表
双列直插式 包装
TLF10176–1
订单 号码 54LS114DMQB
54LS114FMQB 或 54LS114LMQB
请参见 ns 包装 号码 E20A J14A 或 W14B
逻辑 符号
TLF10176–2
v
抄送
e?
管脚 14
地
e?
管脚 7
管脚 姓名 描述
J1 J2 K1 K2 数据 输入
cp
时钟 脉冲 输入 (活动 坠落 边缘)
c
d 直接 清除 输入 (活动 低)
s
D1 SD2 直接 设置 输入 (活动 低)
Q1 Q2 q
1 Q2 产出
c
1995 国家 半导体 公司 rrd-b30m105printed 入点 U S A