packetclock™ 传播 光谱 时钟 发电机
CY26121
柏树 半导体 公司
•
3901 北 第一 街道
•
San Jose
,
ca 95134
•
408-943-2600
文件 #: 38-07350 rev. ** 修订 二月 11, 2003
特点 好处
• 综合 锁相 回路 (pll) 高性能 pll 量身定制 用于 传播 光谱 应用程序-
阳离子
• 低 抖动, 高精度 产出 满足 关键 计时 要求 入点 复杂 系统
设计
• 3.3v 操作 启用 应用程序 兼容性
• 25-mhz输入 频率 工程 与 通常 可用 水晶 或 驱动 参考
• 66.66-mhz 或 33.33-mhz 可选择 输出 频率
(原稿, -3,-11,-31)
• 33.33-mhz 或 25-mhz 可选择 输出 频率
(-2,-21)
downspread 传播 光谱 与 30-khz 标称值
调制 频率
频率 表 用于 clka-d
零件 号码 CLKSEL=0 CLKSEL=1 Spread% 平行 水晶 荷载
CY26121 66.66 mhz 33.33
–
2.8% 6 pf
cy26121-2 33.33 mhz 25.00
–
2.8% 6 pf
cy26121-3 66.66 mhz 33.33
–
1.4% 6 pf
cy26121-11 66.66 mhz 33.33
–
2.8% 15 pf
cy26121-21 33.33 mhz 25.00
–
2.8% 15 pf
cy26121-31 66.66 mhz 33.33
–
1.4% 15 pf
16-管脚 tssop
CY26121
25 mhz 新
XOUT
CLKA
输出
多路复用器
和
分隔器
osc.
CLKC
VDDL
AVSS
AVDD vss
CLKB
参考
VSSL
VDD
CLKD
PLL
与
调制 控制
闪光灯 配置
SSON
CLKSEL
逻辑 块 图表
管脚 配置
1
2
3
4
5
6
7
8
9
10
v
dd
VSSL
CLKA
XOUT
nc
参考
vss
CLKD
VDDL
SSON
CLKC
11
12
13
14
15
16
新
CLKB
AVSS
AVDD
CLKSEL