整体的
电路
系统, 公司
ics9248-141
第三 群 brands 和 names 是 这 所有物 的 它们的 各自的 所有权人.
块 图解
9248-141 rev b 01/18/01
符合实际
管脚 配置
48-管脚 300mil ssop
推荐 应用:
通过 kx133 样式 chipset
输出 特性:
• 1 - 差别的 一双 打开 流 cpu clocks
• 1 - 单独的-结束 打开 流 cpu 时钟
• 13 - sdram @ 3.3v
• 6 - pci @3.3v,
• 1 - 48mhz, @3.3v fixed.
• 1 - 24/48mhz @ 3.3v
• 2 - ref @3.3v, 14.318mhz.
特性:
• 向上 至 166mhz 频率 支持
• 支持 电源 管理: cpu 停止 和 电源 向下
模式 从 i
2
c 程序编制.
• 展开 spectrum 为 emi 控制
(± 0.25% 中心 展开).
• 使用 外部 14.318mhz 结晶
amd - k7
™
系统 时钟 碎片
* 内部的 拉-向上 电阻 的 120k 至 vdd
VDDREF
ref0/cpu_stop#*
地
X1
X2
VDDPCI
*mode/pciclk_f
*fs3/pciclk0
地
*sel24_48#/pciclk1
PCICLK2
PCICLK3
PCICLK4
VDDPCI
缓存区 在
地
SDRAM11
SDRAM10
VDDSDR
SDRAM9
SDRAM8
地
SDATA
SCLK
ref1/fs2*
地
CPUCLKT1
地
CPUCLKC0
CPUCLKT0
VDDA
PD#*
sdram_输出
地
SDRAM0
SDRAM1
VDDSDR
SDRAM2
SDRAM3
地
SDRAM4
SDRAM5
VDDSDR
SDRAM6
SDRAM7
VDD48
48mhz/fs0*
24/48mhz/fs1*
ics9248-141
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
sel24_48#
缓存区 在
PLL2
PLL1
展开
Spectrum
48MHz
24_48mhz
sdram (11:0)
pciclk (4:0)
pciclk_f
sdram_输出
cpuclkt (1:0)
CPUCLKC0
X1
X2
XTAL
OSC
CPU
DIVDER
PCI
DIVDER
停止
S数据
SCLK
fs (3:0)
PD#
cpu_stop#
控制
逻辑
config.
reg.
/ 2
ref (1:0)
SDRAM
驱动器
3SF2SF1SF0SF
UPC
)zhm(
KLCICP
)zhm(
0000 00.0900.03
0001 00.5976.13
0010 00.10176.33
0011 00.20100.43
0100 09.00175.33
0101 00.30133.43
0110 00.50100.53
0111 00.00133.33
1000 00.70176.53
100 1 00.90133.63
10 10 00.01176.63
10 11 00.11100.73
1100 00.31176.73
1101 00.51133.83
1110 00.71100.93
1111 03.33133.33
ics reserves 这 正确的 至 制造 改变 在 这 设备 数据
identified 在 这个 发行 没有 更远 注意. ics advises
它的 客户 至 获得 这 最新的 版本 的 所有 设备 数据 至
核实 那 任何 信息 正在 relied 在之上 用 这 客户 是