64k x 16 静态 ram
CY7C1021CV33
柏树 半导体 公司
• 3901 北 第一 街道 • San Jose • ca 95134 • 408-943-2600
文件 #: 38-05132 rev. *c 修订 october 30, 2002
特点
• 管脚- 和 功能兼容 与 cy7c1021bv33
• 高 速度
—t
AA
= 8, 10, 12, 和 15 ns
• cmos 用于 最佳 速度/电源
• 低 活动 电源
— 360 mw (最大值.)
• 数据 保留 在 2.0v
• 自动 掉电 当 取消选择
• 独立 控制 的 上部 和 下部 比特
• 可用 入点 44-管脚 tsop 二, 400-密耳 soj, 48-ball fbga
功能 描述
这 cy7c1021cv33 是 一个 高性能 cmos 静态
ram 有组织的 作为 65,536 字词 由 16 比特. 这个 设备 有
一个 自动 掉电 功能 那 显著 减少
电源 消费 当 取消选择.
写作 至 这 设备 是 已完成 由 服用 芯片 启用
(ce
) 和 写 启用 (我们) 输入 低. 如果 字节 低 启用
(ble
) 是 低, 然后 数据 从 我/o 针脚 (我/o
1
通过 我/o
8
), 是
书面 进入 这 位置 指定 开启 这 地址 针脚 (一个
0
通过 一个
15
). 如果 字节 高 启用 (bhe) 是 低, 然后 数据
从 我/o 针脚 (我/o
9
通过 我/o
16
) 是 书面 进入 这 位置
指定 开启 这 地址 针脚 (一个
0
通过 一个
15
).
阅读 从 这 设备 是 已完成 由 服用 芯片
启用 (ce
) 和 输出 启用 (oe) 低 同时 强迫 这
写 启用 (我们
) 高. 如果 字节 低 启用 (ble) 是 低,
然后 数据 从 这 记忆 位置 指定 由 这 地址
针脚 将 出现 开启 我/o
1
至 我/o
8
. 如果 字节 高 启用 (bhe) 是
低, 然后 数据 从 记忆 将 出现 开启 我/o
9
至 我/o
16
. 请参见
这 真相 表 在 这 结束 的 这个 数据 工作表 用于 一个 完成
描述 的 阅读 和 写 模式.
这 输入/输出 针脚 (我/o
1
通过 我/o
16
) 是 已放置 入点 一个
高阻抗 州 当 这 设备 是 取消选择 (ce
高), 这 产出 是 已禁用 (oe高), 这 bhe和 ble
是 已禁用 (bhe, ble高), 或 期间 一个 写 操作
(ce
低, 和 我们低).
这 cy7c1021cv33 是 可用 入点 标准 44-管脚 tsop
类型 二 400-密耳-宽 soj 软件包, 作为 井 作为 一个 48-球
fbga.
选择 指南
cy7c1021cv33-8 cy7c1021cv33-10 cy7c1021cv33-12 cy7c1021cv33-15 单位
最大值 访问权限 时间
8 101215ns
最大值 操作 电流
95 90 85 80 ma
最大值 cmos 备用 电流
5555mA
我们
逻辑 块 图表
管脚 配置
1
2
3
4
5
6
7
8
9
10
11
14
31
32
36
35
34
33
37
40
39
38
顶部 查看
soj / tsop 二
12
13
41
44
43
42
16
15
29
30
v
抄送
一个
15
一个
14
一个
13
一个
12
nc
一个
4
一个
3
oe
v
ss
一个
5
我/o
16
一个
2
ce
我/o
3
我/o
1
我/o
2
BHE
nc
一个
1
一个
0
18
17
20
19
我/o
4
27
28
25
26
22
21
23
24
nc
v
ss
我/o
7
我/o
5
我/o
6
我/o
8
一个
6
一个
7
ble
v
抄送
我/o
15
我/o
14
我/o
13
我/o
12
我/o
11
我/o
10
我/o
9
一个
8
一个
9
一个
10
一个
11
64k x 16
ram 阵列
我/o
1
–
我/o
8
行 解码器
一个
7
一个
6
一个
5
一个
4
一个
3
一个
0
色谱柱 解码器
一个
9
一个
10
一个
11
一个
12
一个
13
一个
14
一个
15
512 x 2048
感觉 安培数
数据 入点 驱动程序
oe
一个
2
一个
1
我/o
9
–
我/o
16
ce
我们
ble
BHE
一个
8