32k x 8 3.3v 静态 右心房m
CY7C1399B
柏树 半导体 公司
• 3901 北 第一 街道 • San Jose • ca 95134 • 408-943-2600
文件 #: 38-05071 rev. *c 修订 六月 19, 2001
C1399B
特点
• 单独 3.3v 电源 供应
• 理想 用于 低电压 高速缓存 记忆 应用程序
• 高 速度
— 10/12/15 ns
• 低 活动 电源
— 216 mw (最大值.)
• 低功耗 阿尔法 免疫 6t 细胞
• 塑料 soj 和 tsop 包装
功能 描述
[1]
这 cy7c1399b 是 一个 高性能 3.3v cmos 静态
ram 有组织的 作为 32,768 字词 由 8 比特. 容易 记忆 ex-
泛型 是 提供 由 一个 活动 低 芯片 启用 (ce
) 和
活动 低 输出 启用 (oe
) 和 三态 驱动程序. 这
设备 有 一个 自动 掉电 功能, 减少 这
电源 消费 由 更多 比 95% 当 取消选择.
一个 活动 低 写 启用 信号 (我们
) 控件 这 写作/
阅读 操作 的 这 记忆. 当 ce和 我们输入 是
两者都有 低, 数据 开启 这 八 数据 输入/输出 针脚 (我/o
0
通过 我/o
7
) 是 书面 进入 这 记忆 位置 地址 由
这 地址 目前 开启 这 地址 针脚 (一个
0
通过 一个
14
).
阅读 这 设备 是 已完成 由 正在选择 这 设备
和 启用 这 产出, ce
和 oe活动 低, 同时 我们
遗迹 不活动 或 高. 下 这些 条件, 这 con-
帐篷 的 这 位置 地址 由 这 信息 开启 地址
针脚 是 目前 开启 这 八 数据 输入/输出 针脚.
这 输入/输出 针脚 保持 入点 一个 高阻抗 州 除非
这 芯片 是 已选择, 产出 是 已启用, 和 写 启用
(我们
) 是 高. 这 cy7c1399b 是 可用 入点 28-管脚 标准
300-密耳-宽 soj 和 tsop 类型 我 软件包.
备注:
1. 用于 准则 开启 sram 系统 设计, 请 参考 至 这 ‘system 设计 准则’ 柏树 应用程序 备注, 可用 开启 t他 互联网 在 www.柏树.com.
逻辑 块 图表
管脚 配置
1
2
3
4
5
6
7
8
9
10
11
14
15
16
20
19
18
17
21
24
23
22
顶部 查看
SOJ
12
13
25
28
27
26
地
一个
6
一个
7
一个
8
一个
9
一个
10
一个
11
一个
12
一个
13
我们
v
抄送
一个
4
一个
3
一个
2
一个
1
我/o
7
我/o
6
我/o
5
我/o
4
一个
14
一个
5
我/o
0
我/o
1
我/o
2
ce
oe
一个
0
我/o
3
一个
1
一个
2
一个
3
一个
4
一个
5
一个
6
一个
7
一个
8
色谱柱
解码器
行 解码器
感觉 安培数
输入 缓冲区
电源
向下
我们
oe
我/o
0
ce
我/o
1
我/o
2
我/o
3
32K x 8
阵列
我/o
7
我/o
6
我/o
5
我/o
4
一个
9
一个
0
一个
11
一个
13
一个
12
一个
14
一个
10
选择 指南
1399b-10 1399b-12 1399b-15 1399b-20
最大值 访问权限 时间 (ns) 10 12 15 20
最大值 操作 电流 (ma) 60 55 50 45
最大值 cmos 备用 电流 (
µ
一个) 500 500 500 500
L50
50 50 50