april 2004
版权 © alliance semiconductor. 所有 权利 保留.
AS7C3256A
4/23/04; v.2.0
alliance 半导体
p. 1 的 9
3.3v 32k x 8 cmos sram (一般 i/o)
®
特性
• 管脚 兼容 和 as7c3256
• 工业的 和 commercial 温度 选项
• organization: 32,768 words × 8 位
• 高 速
- 10/12/15/20 ns 地址 进入 时间
- 5, 6, 7, 8 ns 输出 使能 进入 时间
• 非常 低 电源 消耗量: 起作用的
- 180mw 最大值 @ 10 ns
• 非常 低 电源 消耗量: 备用物品
- 7.2 mw 最大值 cmos i/o
• 容易 记忆 expansion 和
CE
和
OE
输入
• ttl-兼容, 三-状态 i/o
• 28-管脚 电子元件工业联合会 标准 包装
- 300 mil soj
-8
×
13.4 mm tsop 1
• 静电释放 保护
≥
2000 伏特
• 获得-向上 电流
≥
200 毫安
逻辑 块 图解
一个
9
一个
8
256 x 128 x 8
排列
(262,144)
输入 缓存区
A0
A1
A2
A3
A4
A5
A6
A7
一个
10
一个
11
一个
12
一个
13
一个
14
i/o0
i/o7
V
CC
地
OE
CE
我们
column 解码器
行 解码器
控制
电路
sense 放大
管脚 arrangement
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
V
CC
我们
A13
A8
A9
A11
OE
A10
CE
i/o7
i/o6
i/o5
i/o4
i/o3
A14
A12
A7
A6
A5
A4
A3 A2
A1
A0
i/o0
i/o1
i/o2
地
AS7C3256A
16
15
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
V
CC
我们
A13
A8
A9
A11
OE
A10
CE
i/o7
i/o6
i/o5
i/o4
i/o3
A14
A12
A7
A6
A5
A4
A3
A2
A1
A0
i/o0
i/o1
i/o2
地
AS7C3256A
16
15
28-管脚 tsop 1 (8×13.4 mm)
28-管脚 soj (300 mil)
选择 手册
-10 -12 -15 -20 单位
最大 地址 进入 时间 10 12 15 20 ns
最大 输出使能 进入 时间 5 6 7 8 ns
最大 运行 电流 50 45 40 35 毫安
最大 cmos 备用物品 电流 2 2 2 2 毫安