8-1
数据 工作表 获得 从 harris 半导体
SCHS257
特点
• 缓冲 输入
• 典型 传播 延迟: 6.4ns 在 v
抄送
= 5v,
t
一个
= 25
o
c, c
l
= 50pf
• CD74FCT540
- 反转
• CD74FCT541
- 非反相
• scr latchup 耐 bicmos 流程 和
电路 设计
• 速度 的 双极性 fast™/作为/s
• 64ma 输出 水槽 电流
• 输出 电压 秋千 有限 至 3.7v 在 v
抄送
= 5v
• 受控 输出 边缘 费率
• 输入/输出 隔离 至 v
抄送
• bicmos 技术 与 低 静态 电源
描述
这 CD74FCT540 和 CD74FCT541 八进制 缓冲区/线 驱动程序
使用 一个 小 几何图形 BiCMOS 技术. 这 输出
舞台 是 一个 组合 的 双极性 和 CMOS 晶体管
那 限制 这 输出 高 水平 至 两个 二极管 滴剂 下面
v
抄送
. 这个 结果 降低 的 输出 秋千 (0v 至 3.7v)
减少 电源 总线 铃声响起 (一个 来源 的 emi) 和 最小化
v
抄送
弹跳 和 接地 弹跳 和 他们的 效果 期间
同时 输出 开关. 这 输出 配置
也 增强 开关 速度 和 是 有能力 的 下沉
64 毫安.
这 CD74FCT540 是 一个 三态 缓冲区 拥有 两个 活动
低 输出 启用. 这 CD74FCT541 是 一个 非反相
三个 州 缓冲区 拥有 两个 活动 低 输出 启用.
订购 信息
引出线
零件 号码
温度
范围 (
o
c) 包装
pkg.
否.
CD74FCT540E 0 至 70 20 ld pdip e20.3
CD74FCT541E 0 至 70 20 ld pdip e20.3
CD74FCT540M 0 至 70 20 ld soic m20.3
CD74FCT541M 0 至 70 20 ld soic m20.3
CD74FCT541SM 0 至 70 20 ld ssop m20.209
备注: 当 订购 这 后缀 m 和 sm 软件包, 使用 这 整个
零件 号码. 添加 这 后缀 96 至 获取 这 变式 入点 这 胶带 和 卷轴.
CD74FCT540
(pdip, soic)
顶部 查看
CD74FCT541
(pdip, soic, ssop)
顶部 查看
11
12
13
14
15
16
17
18
20
19
10
9
8
7
6
5
4
3
2
1
OE1
A0
A1
A2
A3
A4
A6
A5
A7
地
v
抄送
Y0
Y1
Y2
Y3
Y4
Y5
Y6
Y7
OE2
11
12
13
14
15
16
17
18
20
19
10
9
8
7
6
5
4
3
2
1
OE1
A0
A1
A2
A3
A4
A6
A5
A7
地
v
抄送
Y0
Y1
Y2
Y3
Y4
Y5
Y6
Y7
OE2
january 1997
注意事项: 这些 设备 是 敏感 至 静电 放电. 用户 应该 跟着 适当的 集成电路 搬运 程序.
fast™ 是 一个 商标 的 仙童 半导体.
版权
©
harris 公司 1997
cd74fct540,
CD74FCT541
bicmos fct 接口 逻辑,
八进制 缓冲区/线 驱动程序, 三态
不 推荐
用于 新建 设计
使用 cmos 技术
文件 号码
2383.2