ICS543
时钟 分隔物 和 2x 乘法器
mds 543 一个 1 修订 010599 打印 12/4/00
整体的 电路 系统, inc.•525 race street•san jose•ca•95126•(408)295-9800tel•(408)295-9818fax
ICR O
C
LOC K
初步的 信息
• packaged 在 8 管脚 soic
• 低 费用 时钟 分隔物 和 2x 乘法器
• 低 skew (500ps) 输出. 一个 是 ÷ 2 的 其它.
• 容易 至 使用 和 其它 发生器 和 缓存区
• 输入 时钟 频率 向上 至 90 mhz 在 5 v
• 输出 时钟 职责 循环 的 45/55
• 电源 向下 转变 止 碎片
• 输出 使能
• 全部 cmos 时钟 swings 和 25 毫安 驱动
能力 在 ttl 水平
• 先进的, 低 电源 cmos 处理
• 运行 电压 的 3.0 至 5.5 v
这 ics543 是 一个 费用 有效的 方法 至 生产 一个
高 质量 时钟 输出 分隔 从 一个 时钟
输入. 这 碎片 accepts 一个 时钟 输入 向上 至
90 mhz 在 5.0 v, 和 用 使用 专卖的 阶段
锁 循环 (pll) 技巧, 生产 一个 分隔
用 3, 5, 6, 或者 10, 或者 一个 乘以 用 2 的 这 输入
时钟. 那里 是 二 输出 在 这 碎片, 一个
正在 一个 低-skew 分隔 用 二 的 这 其它. 所以,
为 instance, 如果 一个 81 mhz 输入 时钟 是 使用, 这
ics543 能 生产 低 skew 27 mhz 和
13.5 mhz clocks. 这 碎片 有 一个 所有-碎片 电源
向下 模式 那 stops 这 输出 低, 和 一个 oe
管脚 那 触发-states 这 输出.
这 ics543 是 一个 成员 的 这 ics
clockblocks™ 家族 的 时钟 building blocks.
看 这 ics541 和 ics542 为 其它 时钟
dividers, 和 这 ics300, 501, 502, 和 503 为
时钟 multipliers.
块 图解
描述
特性
分隔物 和
选择
电路系统
VDD 地
CLK
输出
缓存区
输出
缓存区
s1, s0
2
÷2
输入 时钟
oe (两个都 输出)
clk/2