M74HCT651
M74HCT652
October 1993
HCT652 OCTAL 总线 transceiver/寄存器 (3-state)
HCT651 OCTAL 总线 transceiver/寄存器 (3-state, inv.)
输入 和 输出 EQUIVALENT CIRCUIT
.
高 速
f
最大值
= 60 MHz (典型值.) 在 V
CC
=5V
.
兼容 和 TTL 输出
V
IH
= 2 V (最小值.) 在 V
IL
= 0.8v (最大值)
.
低 电源 消耗
I
CC
=4
µ
一个 (最大值) 在 T
一个
=25
o
C
.
输出 驱动 能力
15 LSTTL 负载
.
对称的 输出 阻抗
I
OH
=I
OL
= 6 毫安 (最小值.)
.
保持平衡 传播 延迟
t
PLH
=t
PHL
.
管脚 和 函数 兼容
和 54/74ls651/652
DESCRIPTI在
m74hct651/652 是 高 速 CMOS OCTAL
总线 TRANSCEIVERS 和 寄存器
(3-状态), fabricated 在 硅 门 C
2
MOS
技术. 它们 有 这 一样 高 速
效能 的 LSTTL 联合的 和 真实 CMOS
低 电源 消耗量. 这些 设备 组成 的
总线 transceiver 电路, d-类型 flip-flops, 和 控制
电路系统 arranged 为 多路复用 传递 的
数据 直接地 从 这 输入 总线 或者 从 这 内部的
存储 寄存器. 使能 GAB 和 GBA 是
提供 至 控制 这 transceiver 功能. 选择
AB 和 选择 BA 控制 管脚 是 提供 至 选择
whether real-时间 或者 贮存 数据 是 transfered. 一个 低
输入 水平的 选择 real-时间 数据, 和 一个 高 选择
贮存 数据. 数据 在 这 一个 或者 B 总线, 或者 两个都, 能 是
贮存 在 这 内部的 D flip-flops 用 低-至-高
transitions 在 这 适合的 时钟 管脚 (时钟 AB
或者 时钟 ba) regardless 的 这 选择 或者 使能
控制 管脚. 当 选择 AB 和 选择 BA 是 在 这
real-时间 转移 模式, 它 是 也 可能 至 store
数据 没有 使用 这 内部的 d-类型 flip-flops 用
同时发生地 enabling GAB 和 gba. 在 这个
配置 各自 输出 reinforces 它的 输入. 因此,
当 所有 其它 数据 来源 至 这 二 sets 的 总线
线条是 在 高 阻抗, 各自 设置 的 总线 线条 将
仍然是 在 它的 last 状态. 所有 输入 是 配备 和
保护 电路 相反 静态的 释放 和
瞬时 excess 电压.这个 整体的 电路 有
输入 和 输出 特性 那 是 全部地
兼容 和 54/74 LSTTL 逻辑 families.
m54/74hct 设备 是 设计 至 直接地
接口 HSCMOS 系统 和 TTL 和 NMOS
组件. 它们 是 也 plug 在 替换 为
LSTTL 设备 给 一个 减少 的 电源
消耗量.
gab, gab, cab, 一个, B
sab, sba, CBA
B1R
(塑料 包装)
顺序 代号 :
M74HCXXXM1R M74HCXXXB1R
M1R
(微观的 包装)
管脚 连接
(t运算 视图)
1/12