MOTOROLA
半导体 技术的 数据
2–1
rev 1
motorola, 公司 1996
12/93
双 ECL 输出 比较器
和 获得
这mc10e1652 是 functionally 和 管脚-为-管脚兼容 和 这
MC10E1651和 因此 这 mc1651 在 这 mecl iii
家族, 但是是
fabricated使用 motorola’s 先进的 mosaic iii
处理和 是 输出
兼容和 10h 逻辑 设备. 在 增加, 这 设备 是 有 在
两个都一个 16-管脚 插件 和 一个 20-管脚 表面 挂载 包装. 不管怎样, 这
MC10E1652提供 用户 可编程序的 hysteresis.
这获得 使能 (len
一个
和 len
b
) 输入 管脚 运作 从 标准
ecl 10h
逻辑 水平. 当 这 获得 使能 是 在 一个 逻辑 高 水平的 这
mc10e1652 acts 作 一个 比较器, hence q 将 是 在 一个 逻辑 高 水平的 如果
v1 > v2(v1 是 更多 积极的 比 v2). q
是 这 complement 的 q. 当
这获得 使能 输入 变得 至 一个 低 逻辑 水平的, 这 输出 是 latched 在
它们的呈现 状态, 供应这 获得 使能 建制 和 支撑 时间
constraints是 符合. 这 水平的 的 输入 hysteresis 是 控制 用 应用
一个偏差 电压 至 这 hys 管脚.
•
典型 3.0 db 带宽 > 1.0 ghz
•
典型 v 至 q 传播 延迟 的 775 ps
•
典型 输出 上升/下降 的 350 ps
•
一般 模式 范围 –2.0 v 至 +3.0 v
•
单独的 获得 使能
•
差别的 输出
•
可编程序的 输入 hysteresis
Qa
Qa
LEN
一个
V2a
V1a
Qb
Qb
LEN
b
V2b
V1b
逻辑 图解
V
EE
= –5.2 v
V
CC
= +5.0 v
HYS
fn 后缀
塑料 包装
情况 775-02
MC10E1652
双 ecl 输出
比较器
和 获得
l 后缀
陶瓷的 包装
情况 620-10
函数 表格
LEN v1, v2 函数
H
H
L
v1 > v2
v1 < v2
X
H
L
Latched