1/10april 2001
■
高 速: t
PD
= 5ns (典型值.) 在 v
CC
= 5v
■
低 电源 消耗:
I
CC
= 4
µ
一个(最大值.) 在 t
一个
=25°C
■
兼容 和 ttl 输出
V
IH
= 2v (最小值.), v
IL
= 0.8v (最大值.)
■
50
Ω
传递 线条 驱动
能力
■
对称的 输出 阻抗:
|I
OH
| = i
OL
= 24ma (最小值)
■
保持平衡 传播 延迟:
t
PLH
≅
t
PHL
■
运行 电压 范围:
V
CC
(opr) = 4.5v 至 5.5v
■
管脚 和 函数 兼容 和
74 序列 138
■
改进 获得-向上 免除
描述
这 74act138 是 一个 先进的 高-速 cmos
3 至 8 线条 解码器 (反相的) fabricated
和 sub-micron 硅 门 和 翻倍-layer
metal 线路 c
2
mos tecnology.
如果 这 设备 是 使能, 3 二进制的 选择 输入 (一个,
b, 和 c) 决定 这个 一个 的 这 输出 将
go 低. 如果 使能 输入 g1 是 使保持 低 或者 也 g2a
或者 g2b是 使保持 高, 这 解码 函数 是
inhibited 和 所有 这 8 输出 go 至 高.
三 使能 输入 是 提供 至 使容易 cascade
连接 和 应用 的 地址 decoders
为 记忆 系统.
这 设备 是 设计 至 接口 直接地 高
速 cmos 系统 和 ttl, nmos 和
cmos 输出 电压 水平.
所有 输入 和 输出 是 配备 和
保护 电路 相反 静态的 释放, 给
它们 2kv 静电释放 免除 和 瞬时 excess
电压.
74ACT138
3 至 8 线条 解码器 (反相的)
管脚 连接 和 iec 逻辑 symbols
顺序 代号
包装 TUBE t &放大; r
插件 74ACT138B
SOP 74ACT138M 74ACT138MTR
TSSOP 74ACT138TTR
TSSOPDIP SOP