1
管脚 配置
特性
•
低 管脚 计数 (lpc) BIOS 设备
•
功能 作 Firmware Hub 为 Intel 810, 810e, 820, 840 Chipsets
•
8M 或者 4M 位 的 Flash 记忆 为 Platform 代号/数据 存储
– uniform, 64-kbyte 记忆 Sectors
– 有 在 8M 位 (at49lw080) 和 4M 位 (at49lw040)
– Automated 字节-程序 和 sector-擦掉 行动
•
二 Configurable 接口
– Firmware Hub (fwh) 接口 为 在-系统 运作
– 地址/地址 多路复用 (一个/一个 mux) 接口 为 程序编制 在
制造
•
Firmware Hub 硬件 接口 模式
– 5-信号 交流 接口 支承的 x8 读 和 写
– 读 和 写 保护 为 各自 Sector 使用 软件-控制 寄存器
– 二 硬件 写-保护 管脚: 一个 为 这 顶 激励 sector, 一个 为 所有 其它
Sectors
– Five 一般-目的 输入, gpis, 为 Platform 设计 Flexibility
– 运作 和 33 MHz PCI 时钟 和 3.3v i/o
•
地址/地址 多路复用 (一个/一个 mux) 接口
– 11-管脚 多路复用 地址 和 8-管脚 数据 接口
– 支持 快 在-板 或者 输出-的-系统 程序编制
•
电源 供应 规格
–V
CC
: 3.3v ± 0.3v
–V
PP
: 3.3v 和 12V 为 快 程序编制
•
工业-标准 包装
– (40-含铅的 TSOP 或者 32-含铅的 plcc)
描述
这 AT49LW080 和 这 AT49LW040 是 Flash 记忆 设备 设计 至 是 com-
patible 和 这 Intel 82802AC 和 这 Intel 82802AB Firmware Hub (fwh) 设备
为 pc-bios 应用. 一个 特性 的 这 at49lw080/040 是 这 nonvolatile 记忆
核心. 这 高-效能 记忆 是 arranged 在 第八 (at49lw040) 或者 十六
(at49lw080) 64-kbyte sectors (看 页 13).
8-megabit 和
4-megabit
Firmware Hub
Flash 记忆
AT49LW080
AT49LW040
PLCC
5
6
7
8
9
10
11
12
13
29
28
27
26
25
24
23
22
21
[a7] fgpi1
[a6] fgpi0
[a5] wp
[a4] tbl
[a3] id3
[a2] id2
[a1] id1
[a0] id0
[i/o0] fwh0
ic (v
IL
) [ic(v
IH
)]
gnda [gnda]
vcca [vcca]
地 [gnd]
vcc [vcc]
init [oe]
fwh4 [we]
rfu [ry/by]
rfu [i/o7]
4
3
2
1
32
31
30
14
15
16
17
18
19
20
[i/o1] fwh1
[i/o2] fwh2
[gnd] 地
[i/o3] fwh3
[i/o4] rfu
[i/o5] rfu
[i/o6] rfu
fgpi2 [a8]
fgpi3 [a9]
rst [rst]
vpp [vpp]
vcc [vcc]
clk [r/c]
fgpi4 [a10]
[ ] designates 一个/一个 mux 模式
TSOP
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
24
23
22
21
(nc) nc
[ic (v
IH
)] ic (v
IL
)
[nc] nc
[nc] nc
[nc] nc
[nc] nc
[a10] fgpi4
[nc] nc
[r/c] clk
[vcc] vcc
[vpp] vpp
[rst] rst
[nc] nc
[nc] nc
[a9] fgpi3
[a8] fgpi2
[a7] fgpi1
[a6] fgpi0
[a5] wp
[a4] tbl
gnda [gnda]
vcca [vcca]
fwh4 [we]
init [oe]
rfu [ry/by]
rfu [i/o7]
rfu [i/o6]
rfu [i/o5]
rfu [i/o4]
vcc [vcc]
地 [gnd]
地 [gnd]
fwh3 [i/o3]
fwh2 [i/o2]
fwh1 [i/o1]
fwh0 [i/o0]
id0 [a0]
id1 [a1]
id2 [a2]
id3 [a3]
[ ] designates 一个/一个 mux 模式
rev. 1966c–flash–03/02