>┊
首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号: 
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:974569
 
资料名称:CD40163BMS
 
文件大小: 156K
   
说明
 
介绍:
CMOS Synchronous Programmable 4-Bit Counters
 
 


: 点此下载
 
1
浏览型号CD40163BMS的Datasheet PDF文件第2页
2
浏览型号CD40163BMS的Datasheet PDF文件第3页
3
浏览型号CD40163BMS的Datasheet PDF文件第4页
4
浏览型号CD40163BMS的Datasheet PDF文件第5页
5
浏览型号CD40163BMS的Datasheet PDF文件第6页
6
浏览型号CD40163BMS的Datasheet PDF文件第7页
7
浏览型号CD40163BMS的Datasheet PDF文件第8页
8
浏览型号CD40163BMS的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
4-1
cd40160bms, cd40161bms, cd40162bms,
CD40163BMS
cmos 同步 可编程 4-有点
计数器
cd40160bms, cd40161bms, CD40162BMS
CD40163BMS 4-有点 同步 可编程
计数器. 清除 功能 CD40162BMS
CD40163BMS 同步 一个 水平
清除
输入 全部 产出 开启 下一个 时钟
边缘. 清除 功能 CD40160BMS
CD40161BMS 异步 一个 水平
清除
输入 全部 产出 无论如何
时钟,
荷载, 启用 输入. 一个 水平 荷载
输入 禁用 计数器 原因 输出 同意
设置 数据 之后 下一个 时钟 脉冲 无论如何
这 条件 的 这 启用 输入.
进位 看-前方 电路 提供 用于 层叠 计数器
用于 n位 同步 应用程序 附加 浇口.
Instrumental 入点 完成 这个 功能 两个 计数-启用
输入 一个 进位 输出 (cout). 计数 已启用
两者都有 pe te 输入 高. te 输入 美联储 前进
启用 cout. 这个 已启用 输出 生产 一个 输出
脉冲 一个 持续时间 大约 相等 部分
Q1 输出. 这个 溢出 进位 脉冲 可以 已使用
启用 连续 级联 阶段. 逻辑 过渡
pe 或 te 输入 将 发生 当 这 时钟 是 要么 高 或 低.
CD40160BMS 通过 CD40163BMS 类型 功能上
等效 引脚兼容 TTL 计数器 系列
74ls160 通过 74ls163 分别.
cd40160bms, cd40161bms, CD40162BMS
cd40163bms 是 提供的 入点 这些 16 铅 大纲 软件包:
特点
高电压 类型 (20v 评级)
cd40160bms 十年 与 异步 清除
cd40161bms 二进制 与 异步 清除
cd40162bms 十年 与 同步 清除
cd40163bms 二进制 与 同步 清除
内部 看-前方 用于 快 计数
进位 输出 用于 层叠
同步 可编程
清除 异步 输入 (cd40160bms, cd40161bms)
清除 同步 输入 (cd40162bms, cd40163bms)
同步 荷载 控制 输入
低 电源 ttl 兼容性
标准化 对称 输出 特性
100% 已测试 用于 静态 电流 在 20v
最大值 输入 电流 1
µ
一个 18V 结束 已满 包装
温度 范围; 100na 在 18v 和 +25
o
c
噪声 边距 (结束 已满 包装 温度 范围):
- 1v 在 vdd = 5v
- 2v 在 vdd = 10v
- 2.5v 在 vdd = 15v
5v, 10v 和 15v 参数化 额定值
满足 全部 要求 电子元件工业联合会 Tentative 标准 否. 13b,
“Standard 规格 用于 描述 ‘B’ 系列 CMOS
Devices”
应用程序
可编程 二进制 和 十年 计数
计数器 控制/计时器
频率 划分
引出线
cd40160bms, cd40161bms, cd40162bms, cd40163bms
顶部 查看
功能 图表
CD40160 CD40161 CD40162 CD40163
braze 密封 倾角 H4W H4X H4X H4W
玻璃料 密封 倾角 H1F H1F H1L H1F
陶瓷 扁平包装 H6P H6W H6P H6W
14
15
16
9
13
12
11
10
1
2
3
4
5
7
6
8
清除
时钟
P1
P2
P3
P4
vss
pe
VDD
Q1
Q2
Q3
Q4
te
荷载
进位 出点
7
6
10
1
9
2
3
4
5
荷载
时钟
P1
P2
P3
P4
vss = 8
te
清除
pe Q1
Q2
Q3
Q4
进位
出点
14
13
12
11
15
vdd = 16
12月 1992 文件 号码 3358
注意事项: 这些 设备 是 敏感 至 静电 放电; 跟着 适当的 集成电路 搬运 程序.
1-888-intersil 或 321-724-7143 | 版权 © intersil 公司 1999
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com