7-455
提醒: 这些 设备 是 敏感的 至 静电的 释放; follow 恰当的 ic 处理 程序.
1-888-intersil 或者 321-724-7143 | 版权 © intersil 公司 1999
CD4070BMS
CD4077BMS
cmos 四方形 独有的 或者 和
独有的 也不 门
Pinouts
CD4070BMS
顶 视图
CD4077BMS
顶 视图
函数的 图解
CD4070BMS
CD4077BMS
一个
B
j = 一个
⊕
B
k = c
⊕
D
C
D
VSS
VDD
H
G
m = g
⊕
H
l = e
⊕
F
F
E
1
2
3
4
5
6
7
14
13
12
11
10
9
8
一个
B
j =
一个
⊕
B
k =
C
⊕
D
C
D
VSS
VDD
H
G
m =
G
⊕
H
l =
E
⊕
F
F
E
1
2
3
4
5
6
7
14
13
12
11
10
9
8
一个
B
C
D
E
F
G
H
1
2
5
6
8
9
12
13
3
4
10
11
j = 一个
⊕
B
k = c
⊕
D
m = g
⊕
H
l = e
⊕
F
vss = 7
vdd = 14
J
K
L
M
一个
B
C
D
E
F
G
H
1
2
5
6
8
9
12
13
3
4
10
11
j = 一个
⊕
B
k =
C
⊕
D
m =
G
⊕
H
l =
E
⊕
F
J
K
L
M
特性
• 高 电压 类型 (20v 比率)
• cd4070bms - 四方形 独有的 或者 门
• cd4077bms - 四方形 独有的 也不 门
• 中等 速 运作
- tphl, tplh = 65ns (典型值.) 在 vdd = 10v, cl = 50pf
• 5v, 10v 和 15v 参数 比率
• standardized, 对称的 输出 特性
• 100% 测试 为 安静的 电流 在 20v
• 最大 输入 电流 的 1
µ
一个 在 18v 在 全部 包装-
age 温度 范围; 100na 在 18v 和 +25
o
C
• 噪音 余裕 (在 全部 包装/温度 范围)
- 1v 在 vdd = 5v
- 2v 在 vdd = 10v
- 2.5v 在 vdd = 15v
• 满足 所有 (所需的)东西 的 电子元件工业联合会 tentative 标准
非. 13b, “standard specifications 为 描述 的
‘b’ 序列 cmos devices”
产品
• logical comparators
• parity 发生器 和 checkers
• adders/subtractors
描述
cd4070bms 包含 四 独立 独有的 或者 门.
这 cd4077bms 包含 四 独立 独有的 也不
门.
这 cd4070bms 和 cd4077bms 提供 这 系统
设计者 和 一个 意思 为 直接 implementation 的 这
独有的 或者 和 独有的 也不 功能, 各自.
这 cd4070bms 和 cd4077bms 是 有提供的 在 这些 14
含铅的 外形 包装:
braze seal 插件 H4Q
frit seal 插件 H1B
陶瓷的 flatpack *H4F †H3W
*cd4070b 仅有的 †cd4077b 仅有的
文件 号码
3322
12月 1992