传播 光谱 计时 解决方案 用于 serverworks 芯片组
CY28158
柏树 半导体 公司
• 3901 北 第一 街道 • San Jose • ca 95134 • 408-943-2600
文件 #: 38-07039 rev. *b 修订 六月 25, 2004
特点
• 最大化 emi 抑制 使用 柏树’s 传播
光谱 技术
• 基于 开启 行业 标准 ck133 引出线 与 全部 出点-
看跌期权 符合 至 ck98 规格
• 0.5% downspread 产出 交付 向上 至 10db 下部 emi
• 6 偏斜-受控 副本 的 cpu 输出
• 6 副本 的 pci 输出 (同步 w/cpu 输出)
• 2 副本 的 66 mhz 固定 频率 3.3v 时钟
• 3 副本 的 16.67 mhz ioapic 时钟, 同步 至
cpu 时钟
• 1 复制 的 48 mhz usb 输出
• 2 副本 的 14.31818 mhz 参考 时钟
• 可编程 至 133 或 100 mhz 操作
• 电源 管理 控制 针脚 用于 时钟 停止 和
关闭 向下
• 可用 入点 56-管脚 ssop
钥匙 规格
供应 电压:...................................... v
DD33
= 3.3v ± 5%
................................................................ v
DD25
= 2.5v ± 5%
cpu 输出 抖动: ....................................................&指示灯;150 ps
cpu 输出 偏斜: ....................................................&指示灯;175 ps
cpu 至 3v66 输出 偏移量: 0.0 to1.5 ns (cpu leads)
cpu 至 ioapic 输出 偏移量 1.5 至 4.0 ns (cpu 导联)
cpu 至 pci 输出 偏移量................. 0 至 4.0 ns (cpu 导联)
表 1. 管脚 可选择 频率.
sel133/100# cpu0:5 (mhz) PCI
1 133 33.3
0 100 33.3
块 图表
管脚 配置
地_参考
REF0
REF1
vdd_参考
X1
X2
地_pci
地_pci
pci_f
vdd_pci
PCI1
PCI2
地_pci
PCI3
PCI4
vdd_pci
vdd_pci
PCI5
地_pci
地_3v66
地_3v66
vdd_3v66
vdd_3v66
地_3v66
CY28158
vdd_ioapic
IOAPIC2
IOAPIC1
IOAPIC0
地_ioapic
vdd_cpu
CPU5
CPU4
地_cpu
vdd_cpu
CPU3
CPU2
地_cpu
vdd_cpu
CPU1
CPU0
地_cpu
VDDA
GNDA
pci_stop#
cpu_stop#
pwr_dwn#
SPREAD#
SEL1
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
32
31
30
29
3v66_0
3v66_1
vdd_3v66
sel133/100#
SEL0
vdd_48mhz
48MHZ
地_48mhz
ref0:1
cpu0:5
3v66_0:1
XTAL
pll 1
SPREAD#
X2
X1
pci_f
pci1:5
ioapic0:2
PLL2
osc
停止
逻辑
电源
三态
逻辑
SEL0
SEL1
sel133/100#
时钟
cpu_stop#
÷2/÷1.5
停止
逻辑
时钟
向下
逻辑
÷2
停止
逻辑
时钟
÷2
2
6
2
1
5
3
1
pci_stop#
PWRDWN#
48MHz