13-有点 至 26-有点 已注册 缓冲区
pc2700-/pc3200-符合
CY2SSTV16859
柏树 半导体 公司
• 3901 北 第一 街道 • San Jose
,
ca 95134 • 408-943-2600
文件 #: 38-07463 rev. *b 修订 july 29, 2003
特点
• 差速器 时钟 输入 向上 至 280 mhz
• 支架 lvttl 开关 级别 开启 这 reset# 管脚
• 输出 驱动程序 有 受控 边缘 费率, 所以 否
外部 电阻 是 必填项.
• 两个 kv esd 保护
• 闩锁 业绩 超过 100 ma 按 jesd78,
类 二
• 64-管脚 tssop/电子元件工业联合会 和 56-管脚 qfn 包装 可用-
能力
• 电子元件工业联合会 规格 支持
描述
这个 13-有点 至 26-有点 已注册 缓冲区 是 设计 用于 2.3v 至
2.7 vdd 运营.
全部 输入 是 兼容 与 这 电子元件工业联合会 标准 用于 sstl-2,
除了 这 lvcmos 重置 (reset#) 输入. 全部 产出 是
sstl_2, 类 二 兼容.
这 cy2sstv16859 操作 从 一个 差速器 时钟 (clk
和 clk#) 的 频率 向上 至 280 mhz. 数据 是 已注册 在
穿越 的 clk 继续 高 和 clk# 继续 低.
当 reset# 是 低, 这 差速器 输入 接收器 是
已禁用, 和 未驱动 (浮动) 数据 和 时钟 输入 是
允许. 这 lvcmos reset# 输入 必须 总是 是 持有 在
一个 有效 逻辑 高 或 低 水平.
至 确保 已定义 产出 从 这 注册 之前 一个 稳定
时钟 有 被 提供的, reset# 必须 是 持有 入点 这 低
州 期间 电源 向上.
入点 这 ddr dimm 应用程序, reset# 是 完全
异步 与 尊重 至 clk# 和 clk. 因此, 否
计时 关系 可以 是 保证 之间 这 两个. 当
进入 重置, 这 注册 是 已清除 和 这 产出 是
驱动 低 快速, 相对 至 这 时间 至 禁用 这 差速器
输入 接收器, 因此 确保 否 故障 开启 这 输出.
然而, 当 即将到来 出点 的 重置, 这 注册 成为
活动 快速, 相对 至 这 时间 至 启用 这 差速器
输入 接收器.
块 图表
管脚 配置
D1
VREF
clk #
Q1A
Q1B
至 12 其他 频道
clk
重置 #
d
c
右
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
Q13A
Q12A
Q11A
Q10A
Q9A
VDDQ
地
Q8A
Q7A
Q6A
Q5A
Q4A
Q3A
Q2A
地
Q1A
Q13B
VDDQ
Q12B
Q11B
Q10B
Q9B
Q8B
Q7B
Q6B
地
VDDQ
Q5B
Q4B
Q3B
Q2B
Q1B
64
63
62
61
60
59
58
57
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
CY2SSTV16859
VDDQ
地
D13
D12
VDD
VDDQ
地
D11
D10
D9
地
D8
D7
重置 #
地
clk #
clk
VDDQ
VDD
VREF
D6
地
D5
D4
D3
地
VDDQ
VDD
D2
D1
地
VDDQ
64 tssop 包装