1m x 1 静态 ram
CY7C107B
CY7C1007B
柏树 半导体 公司
• 3901 北 第一 街道 • San Jose • ca 95134 • 408-943-2600
文件 #: 38-05030 rev. ** 修订 九月 7, 2001
07B
特点
• 高 速度
—t
AA
= 12 ns
• cmos 用于 最佳 速度/电源
• 自动 掉电 当 取消选择
• ttl-兼容 输入 和 产出
功能 描述
这 cy7c107b 和 cy7c1007b 是 高性能
cmos 静态 rams 有组织的 作为 1,048,576 字词 由 1 有点.
容易 记忆 扩展 是 提供 由 一个 活动 低 芯片
启用 (ce
) 和 三态 驱动程序. 这些 设备 有 一个
自动 掉电 功能 那 减少 电源 消耗-
操作 由 更多 比 65% 当 取消选择.
写作 至 这 设备 是 已完成 由 服用 芯片 启用
(ce
) 和 写 启用 (我们) 输入 低. 数据 开启 这 输入 管脚
(d
入点
) 是 书面 进入 这 记忆 位置 指定 开启 这 广告-
连衣裙 针脚 (一个
0
通过 一个
19
).
阅读 从 这 设备 是 已完成 由 服用 芯片 en-
能 (ce
) 低 同时 写 启用 (我们) 遗迹 高. 下
这些 条件, 这 内容 的 这 记忆 位置 规格-
已确定 由 这 地址 针脚 将 出现 开启 这 数据 输出 (d
出点
)
管脚.
这 输出 管脚 (d
出点
) 是 已放置 入点 一个 高阻抗 州
当 这 设备 是 取消选择 (ce
高) 或 期间 一个 写
操作 (ce
和 我们低).
这 cy7c107b 是 可用 入点 一个 标准 400-密耳-宽 soj;
这 cy7c1007b 是 可用 入点 一个 标准 300-密耳-宽 soj.
逻辑 块 图表 管脚 配置
顶部 查看
SOJ
512x2048
阿拉
y
一个
5
一个
6
一个
7
色谱柱
解码器
行 解码器
感觉 安培数
电源
向下
我们
ce
输入 缓冲区
d
出点
d
入点
一个
4
一个
3
一个
2
一个
1
一个
0
1
2
3
4
5
6
7
8
9
10
11
14
15
16
20
19
18
17
21
24
23
22
12
13
25
28
27
26
地
一个
11
一个
12
一个
13
一个
14
我们
v
抄送
一个
9
一个
10
ce
一个
0
d
出点
d
入点
一个
8
一个
7
一个
6
一个
2
一个
1
一个
4
nc
nc
一个
15
一个
16
一个
8
一个
12
一个
14
一个
16
一个
15
一个
10
一个
11
一个
13
一个
17
一个
18
一个
19
一个
17
一个
18
一个
19
一个
5
一个
3
一个
9
107b-1
107b-2
选择 指南
7c107b-12
7c1007b-12
7c107b-15
7c1007b-15
7c107b-20
7c1007b-20
7c107b-25
7c1007b-25
7c107b-35
7c1007b-35
最大值 访问权限 时间 (ns) 12 15 20 25 35
最大值 操作
电流 (ma)
90 80 75 70 60
最大值 cmos 备用
电流 sb2 (ma)
2 2 2 2 2