综合
电路
系统, 公司
概述 描述 特点
ICS91309
0093g—02/11/04
块 图表
高 业绩 通信 缓冲区
管脚 配置
• 零 输入 - 输出 延迟
• 频率 范围 10 - 133 mhz (3.3v)
• 5v 宽容 输入 参考
• 高 回路 过滤器 带宽 理想 用于 传播 光谱
应用程序.
• 较少 比 125 ps 循环 至 循环 抖动
• 偏斜 受控 产出
• 可用 入点 16 管脚, 150 密耳 ssop, soic &放大器; 4.40mm
tssop 软件包
• 偏斜: 集团-至-集团: &指示灯;215 ps
• 偏斜 内 集团: &指示灯;100 ps
• 商业 温度 范围: 0°c 至 +70°c
这
ICS91309
是 一个 高 业绩, 低 偏斜, 低 抖动
零 延迟 缓冲区. 它 用途 一个 相位 锁 回路 (pll)
技术 至 对齐, 入点 两者都有 相位 和 频率, 这 参考
输入 与 这 clkout 信号. 它 是 设计 至 分发
高 速度 时钟 入点 通信 系统 操作
在 速度 从 10 至 133 mhz.
这
ICS91309
提供 同步 之间 这
输入 和 输出. 这 同步 是 已建立 通过
clkout 饲料 背面 至 这 输入 的 这 pll. 自 这 偏斜
之间 这 输入 和 输出 是 较少 比 +/- 350 ps, 这
零件 行为 作为 一个 零 延迟 缓冲区.
ICS91309
有 两个 银行 的 四 产出 受控 由 两个
地址 线条. 取决于 开启 这 已选择 地址 线,
银行 b 或 两者都有 银行 可以 是 put 入点 一个 三态 模式. 入点 这个
模式, 这 pll 是 仍然 正在运行 和 仅 这 输出 缓冲区
是 put 入点 一个 高 阻抗 模式. 这 测试一下 模式 关闭
关 这 pll 和 连接 这 输入 直接 至 这 输出
缓冲区 (请参见 表 下面 用于 功能).
ICS91309
来 入点 一个 16-管脚 150 密耳 soic, ssop 或
4.40mm tssop 包装. 入点 这 缺席 的 参考 输入,
这 设备 将 输入 一个 断电 模式. 入点 这个 模式, 这
pll 是 翻转 关 和 这 输出 缓冲区 是 拉 低.
电源 向下 模式 提供 这 最低 电源 消费
用于 一个 备用 条件.
16 管脚 ssop, soic &放大器; tssop
参考
CLKA1
CLKA2
VDD
地
CLKB1
CLKB2
FS2
CLKOUT
CLKA4
CLKA3
VDD
地
CLKB4
CLKB3
FS1
ICS91309
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
功能
FS2 FS1 clka(1:4) clkb(1:4) CLKOUT
输出
来源
PLL
停机
0 0 三态 三态 驱动 PLL n
0 1 驱动 三态 驱动 PLL n
10
PLL
旁路
模式
pll 旁路
模式
PLL
旁路
模式
参考 y
1 1 驱动 驱动 驱动 PLL n