综合
电路
系统, 公司
ICS950902
0475g—03/23/04
管脚 配置
推荐 应用程序:
通过 p4x/p4m/kt/kn266/333 风格 chipsets.
输出 特点:
• 1 - 对 的 差速器 cpu 时钟 @ 3.3v (ck408)/
1 - 对 的 差速器 打开 排水管 cpu 时钟 (k7)
• 1 - 对 的 差速器 按压 拉 cpu_cs 时钟 @ 2.5v
• 3 - agp @ 3.3v
• 7 - pci @ 3.3v (1 - 免费 正在运行)
• 1 - 48mhz @ 3.3v 固定
• 1 - 24_48mhz @ 3.3v (默认 48mhz 我
2
c 选择 仅)
• 2 - 参考 @ 3.3v, 14.318mhz
• 12 - sdram (6 对 - ddr) 可选择
钥匙 规格:
•
cpu_cs - cput/c: &指示灯;±250ps
• cpu_cs - agp: &指示灯;±250ps
• cpu - ddr/sd: &指示灯;±250ps
• pci - pci: &指示灯;500ps
• cpu - pci: 最小 = 1.0ns, 典型值 = 2.0ns, 最大值 = 4.0ns
可编程 计时 控制 hub™ 用于 p4™
* 内部 120k 上拉 电阻 至 vdd.
** 内部 120k 下拉 电阻 至 地.
56-管脚 300-密耳 ssop &放大器; 240-密耳 tssop
频率 表
0LESITLUM
tegraTdraoB
zmret/ecart
,recnerefer
=ferI
v
dd
)rr*3(/
tuptuO
tnerruC
Z@hoV
0smho05
,%1122=rr
am00.5=feri
FERI*4=hoI05@v0.1
1smho05
,%1574=rr
am23.2=feri
FERI*6=hoI05@v7.0
3SF2sF1sF0sf
KLCUPC
zHM
PGA
zHM
KLCICP
zHM
0000 00.06100.0800.04
0001 00.46100.2800.14
0010 06.66106.6603.33
0011 00.07100.8600.43
0100 00.57100.0700.53
0101 00.08100.2700.63
0110 00.58100.4700.73
0111 00.09100.6700.83
1000 08.6608.6604.33
1001 09.00172.7636.33
1010 06.33108.6604.33
1011 04.00208.6604.33
1100 06.6606.6603.23
1101 00.00106.6603.33
1110 00.00206.6603.33
1111 03.33106.6603.33
*fs0/ref0 1 56 vtt_pwrgd#**/ref1
地 2 55 VDDREF
X1 3 54 地
X2 4 53 cpuclkt/cpuclkodt
VDDAGP 5 52 cpuclkc/cpuclkodc
*mode/agpclk0 6 51 vddcpu3.3
*sel_408/k7/agpclk1
7 50 vddcpu2.5
*(pci_stop#)agpclk2 8 49 cpuc_cs
GNDAGP 9 48 cput_cs
**fs1/pciclk_f 10 47 地
**sel_sdr/ddr#/pciclk1
11 46 FBOUT
*multsel/pciclk2 12 45 buf_入点
GNDPCI 13 44 ddrt0/sdram0
PCICLK3 14 43 ddrc0/sdram1
PCICLK4
15 42 ddrt1/sdram2
VDDPCI 16 41 ddrc1/sdram3
PCICLK517 40vdd3.3_2.5
*(clk_stop#)pciclk6 18 39 地
GND48 19 38 ddrt2/sdram4
*fs3/48mhz 20 37 ddrc2/sdram5
*fs2/24_48mhz 21 36 ddrt3/sdram6
AVDD48 22 35 ddrc3/sdram7
VDD 23 34 vdd3.3_2.5
地 24 33 地
IREF 25 32 ddrt4/sdram8
*(pd#)reset# 26 31 ddrc4/sdram9
SCLK 27 30 ddrt5/sdram10
SDATA 28 29 ddrc5/sdram11
ICS950902
特点/好处:
• 可编程 输出 频率.
• 可编程 输出 分隔器 比率.
• 可编程 输出 上升/坠落 时间.
• 可编程 输出 偏斜.
• 可编程 传播 百分比 用于 emi 控制.
• ddr 输出 缓冲区 支架 向上 至 200mhz.
• 看门狗 计时器 技术 至 重置 系统
如果 系统 故障.
• 可编程 手表 狗 安全 频率.
• 支持 我
2
c 索引 阅读/写 和 块 阅读/写
运营.
• 用途 外部 14.318mhz 水晶.