先进的 i/o 控制 和 motherboard glue 逻辑
数据手册
修订 1.8
smsc/非-smsc 寄存器 sets
(02-24-05)
14
smsc lpc47m182
数据手册
chapter 3
描述 的 管脚 功能
表格 3.1 - lpc47m182 管脚 描述
PIN#
名字
(便条 1)
描述
缓存区
名字
(便条 2)
PWR
好
(便条 3)
注释
电源 和 地面 管脚 (20)
6,31,
49,60,
123
VCC +3.3 volt 主要的 供应 电压 (5) PWR
76,93,
107
VTR +3.3 volt 备用物品 供应 电压 (4) PWR
71 v_5p0_stby +5 volt 备用物品 供应 电压. PWR
8,29,
46,58,
78,96,
110
vss ground (7) PWR
70 ref5v
5v 涉及 输出. 需要 外部
拉-向上 至 vcc5v.
ao vcc
72 ref5v_stby
最高的 系统 备用物品 电压.
需要 外部 拉-向上 至
v_5p0_stby.
ao vtr
97 f_cap
内部的 调整器 filter 电容. 这个
管脚 是 一个 非 连接. 一个 过滤 电容 能
是 放置 在 这个 管脚 如果 它 是 必需的 用
系统 板 布局.
clocks (2)
65 CLOCKI 14.318mhz 时钟 输入 是 VCC
91 CLOCKI32 32.768khz 时钟 输入 是 VTR 4
处理器/host lpc 接口 (11)
52 nlpcpd
起作用的 低 输入 电源 向下 信号
indicates 那 这 lpc47m182 应当
prepare 为 电源 至 是 shut-止 在 这
lpc 接口.
pci_i vcc 5
53 ser_irq
串行 irq 管脚 使用 和 这 pci_clk 管脚
至 转移 lpc47m182 中断 至 这
host.
pci_io vcc
54 nldrq
起作用的 低 输出 使用 为 encoded
dma/总线 主控 要求 为 这 lpc
接口.
pci_o vcc
55 pci_clk 33.33 mhz pci 时钟 输入. pci_iclk VCC
56 nlframe
起作用的 低 输入 indicates 开始 的 新
循环 和 末端 的 broken 循环.
pci_i vcc
57,59,
61,62
lad[3:0]
起作用的 高 lpc i/o 使用 为 多路复用
command, 地址 和 数据 总线.
pci_io vcc
63 npci_重置
起作用的 低 输入 使用 作 lpc 接口
重置. 3.3v 和 5v 缓冲 copy 的 pci
重置 信号 是 有 在
npcirst_输出 和 nide_rstdrv.
这些 管脚 是 列表 下面 glue 管脚.
pci_i vcc