9
LTC1273
ltc1275/ltc1276
PI
U
FU
U
C
U
S
O
德州仪器
V
SS
(管脚 23):
负的 供应. – 5v 为 ltc1275/ltc1276.
绕过 至 agnd 和 0.1
µ
f 陶瓷的.
nc (管脚 23):
非 连接 为 ltc1273.
V
DD
(管脚 24):
积极的 供应, 5v. 绕过 至 agnd (10
µ
F
tantalum 在 并行的 和 0.1
µ
f 陶瓷的).
表格 1. 数据 总线 输出, cs 和 rd = 低
管脚 4 管脚 5 管脚 6 管脚 7 管脚 8 管脚 9 管脚 10 管脚 11 管脚 13 管脚 14 管脚 15 管脚 16
MNEMONIC* D11 D10 D9 D8 D7 D6 D5 D4 d3/11 d2/10 d1/9 d0/8
hben = 低 DB11 DB10 DB9 DB8 DB7 DB6 DB5 DB4 DB3 DB2 DB1 DB0
hben = 高 DB11 DB10 DB9 DB8 低 低 低 低 DB11 DB10 DB9 DB8
*d11...d0/8 是 这 模数转换器 数据 输出 管脚.
db11...db0 是 这 12-位 转换 结果, db11 是 这 msb.
fu tio al 块 diagra
UU W
C
样本
CONTROL
逻辑
INTERNAL
时钟
successive
APPROXIMATION
寄存器
12
12
OUTPUT
LATCHES
•
•
•
D11
d0/8
BUSY
2.42v
涉及
V
ref(输出)
DGNDAGND
一个
在
样本
支撑
样本
V
SS
(nc 在 ltc1273)v
DD
HBEN
CS
RD
ltc1273/75/76 • fbd
12-bit
CAPACITIVE
DAC
比较器
–
+
测试 电路
加载 电路 为 进入 时间
加载 电路 为 输出 float 延迟
3k C
L
DBN
DGND
一个) 高-z 至 v
OH
(t
3
)
和 v
OL
至 v
OH
(t
6
)
C
L
DBN
3k
5V
b) 高-z 至 v
OL
(t
3
)
和 v
OH
至 v
OL
(t
6
)
DGND
1273/75/76 • ta07
3k 10pF
DBN
DGND
一个) v
OH
至 高-z
10pF
DBN
3k
5V
b) v
OL
至 高-z
DGND
1273/75/76 • ta08