7
ltc1428-50
图示 5. 脉冲波 模式; increment/decrement
(2-线 控制 用 clk 和 向上/dn)
APPLICATIONs iN为MATION
WUU
U
信息 陈设 用 直线的 技术 公司 是 相信 至 是 精确 和 可依靠的.
不管怎样, 非 责任 是 assumed 为 它的 使用. 直线的 技术 公司 制造 非 represen-
tation 那 这 interconnection 的 它的 电路 作 描述 在此处 将 不 infringe 在 存在 专利权 权利.
shifted 在, 一个 rising 边缘 在 cs transfers 这 数据 从 这
输入 变换 寄存器 在 这 dac 寄存器. 这 dac 输出
假设 这 新 值 和 这 d
输出
管脚 returns 至 一个 高-
阻抗 状态.
I
输出
= (b7 b6 b5 b4 b3 b2 b1 b0)i
FULLSCALE
/255
典型 applicatioN
U
脉冲波 模式: increment-仅有的 (1-线 控制 用 clk) 和 电压 输出
图示 4. 脉冲波 模式: increment 仅有的
(1-线 控制 用 clk)
1
2
SHDN
CLK
V
偏差
R
FB
100k
8
7
D
输出
D
在
D
输出
V
CC
I
输出
V
CC
SHDN
CLK
ltc1428-50
V
DD
V
EE
6
7
2
3
4
GND
CS
1428-50 ta02
V
输出
V
输出
= (i
输出
)(r
FB
) + v
偏差
V
DD
≥
V
输出
+ 1v, 2v
≤
V
偏差
≤
10V
3
4
6
5
–
+
LT1006
1
2
SHDN
CLK
向上/dn
8
7
D
输出
D
在
D
输出
I
输出
V
CC
V
CC
SHDN
CLK
ltc1428-50
GND
CS
1428-50 f05
I
输出
3
4
6
5
0.1
µ
F
1
2
SHDN
CLK
8
7
D
输出
D
在
D
输出
I
输出
V
CC
V
CC
SHDN
CLK
ltc1428-50
GND
CS
1428-50 f04
I
输出
3
4
6
5
0.1
µ
F
dac 输出 用 一个 步伐. 这 last 二 lsbs 是 总是 零
在 脉冲波 模式.
I
输出
= (b7 b6 b5 b4 b3 b2 0 0)i
FULLSCALE
/255
至 配置 这 ltc1428-50 在 1-线 脉冲波 模式, 系
两个都 这 cs 和 d
在
管脚 至 v
CC
.
2-线 接口 (脉冲波 模式, 图示 5)
在 2-线 脉冲波 模式, 一个 逻辑 高 在 向上/dn programs 这
dac 寄存器 至 increment 和 各自 rising 边缘 在 clk
increments 这 upper 六 位 的 这 寄存器 用 一个 计数.
similarly, 一个 逻辑 低 在 向上/dn programs 这 dac 寄存器
至 decrement 和 一个 rising 边缘 在 clk decrements 这
upper 六 位 的 这 寄存器 用 一个 计数. 各自 计数 在
2-线 模式 改变 这 dac 输出 用 一个 单独的 4lsb
步伐. 这 dac 寄存器 stops incrementing 在 11111100b
和 stops decrementing 在 00000000b 和 将 不 滚动
在 在 2-线 脉冲波 模式. 这 last 二 lsbs 是 总是
零 在 脉冲波 模式.
I
输出
= (b7 b6 b5 b4 b3 b2 0 0)i
FULLSCALE
/255
至 配置 这 ltc1428-50 在 2-线 脉冲波 模式, 系 cs
至 v
CC
和 bring 这 向上/dn 管脚 低 在 least once 在
电源-向上.
1-线 接口 (脉冲波 模式, 图示 4)
在 1-线 脉冲波 模式, 各自 rising 边缘 在 clk increments
这 upper 六 位 的 这 dac 寄存器 用 一个 计数. 当
incremented 在之外 11111100b, 这 计数器 rolls 在
和 sets 这 dac 至 这 最小 值 (00000000b). 在
这个 方法, 一个 单独的 脉冲波 应用 至 clk 增加 这 dac
输出 用 一个 单独的 4lsb 步伐 和 63 脉冲 decrease 这
1
2
SHDN
CLK
CS
D
在
D
输出
8
7
D
输出
D
在
I
输出
V
CC
SHDN
CLK
ltc1428-50
GND
CS
1428-50 f03
I
输出
3
4
6
5
V
CC
0.1
µ
F
D
在
和 d
输出
能 是 系 together
为 half-duplex 数据 转移
图示 3. 3-线 模式; 串行 接口
(3-线 控制 用 cs, clk 和 d
在
)