max4820/max4821
3.3v/+5v, 8-频道, cascadable 接转 驱动器
和 串行/并行的 接口
_______________________________________________________________________________________ 3
参数 标识 情况 最小值 典型值 最大值 单位
spi 定时 (max4821)
转变-在 时间 (输出_) t
在
从 rising 边缘 的
CS
, r
L
= 50
Ω
,
C
L
= 50pf
1.0 µs
转变-止 时间 (输出_) t
止
从 rising 边缘 的
CS
, r
L
= 50
Ω
,
C
L
= 50pf
1.0 µs
sclk 频率 f
SCLK
0 2.1 MHz
循环 时间 t
CH
+ t
CL
480 ns
CS
下降 至 sclk 上升 建制 t
CSS
240 ns
CS
上升 至 sclk 支撑 t
CSH
240 ns
sclk 高 时间 t
CH
190 ns
sclk 低 时间 t
CL
190 ns
数据 建制 时间 t
DS
100 ns
数据 支撑 时间 t
DH
0ns
sclk 下降 至 dout 有效的 t
做
50% 的 sclk 至 10% 的 dout,
C
L
= 50pf
85 120 ns
上升 时间 (din, sclk,
CS
,
设置
,
重置
)
t
SCR
20% 的 v
CC
至 70% 的 v
CC
, c
L
= 50pf 2 µs
下降 时间 (din, sclk,
CS
,
重置
,
设置
)
t
SCF
20% 的 v
CC
至 70% 的 v
CC
, c
L
= 50pf 2 µs
重置
最小值 脉冲波 宽度 t
RW
70 ns
设置
最小值 脉冲波 宽度 t
SW
70 ns
并行的 定时 (max4820)
转变-在 时间 t
在
从 rising 边缘 的
CS
, r
L
= 50
Ω
,
C
L
= 50pf
1µs
转变-止 时间 t
止
从 rising 边缘 的
CS
, r
L
= 50
Ω
,
C
L
= 50pf
1µs
lvl 建制 时间 t
LS
100 ns
lvl 支撑 时间 t
LH
0ns
地址 至
CS
建制 时间 t
AH
100 ns
地址 至
CS
支撑 时间 t
作
0ns
上升 时间 (a2, a1, a0, lvl) t
SCR
20% 的 v
CC
至 70% 的 v
CC
, c
L
= 50pf 2 µs
下降 时间 (a2, a1, a0, lvl) t
SCF
20% 的 v
CC
至 70% 的 v
CC
, c
L
= 50pf 2 µs
重置
脉冲波 宽度 t
RW
70 ns
设置
脉冲波 宽度 t
SW
70 ns
电的 特性 (持续)
(v
CC
= +3v 至 +5.5v, v
COM
= v
CC
, t
一个
= -40
°
c 至 +85
°
c, 除非 否则 指出. 典型 值 是 在 t
一个
= +25
°
c.) (便条 1)
便条 1:
规格 在 -40
°
c 是 有保证的 用 设计 和 不 生产 测试.
便条 2:
之后 接转 转变-止, inductive kickback 将 短促地 导致 这 电压 在 输出_ 至 超过 v
COM
. 这个 是 考虑 部分
的 正常的 运作 和 将 不 损坏 这 设备.