iso-cmos
MT8979
4-167
图示 7 - st-总线 stream format
频道
31
030
位
频道
频道
频道
频道
31
0
位
位 位
位 位 位
位
• • •
Least
重大的
位 (last)
大多数
重大的
位 (第一)
(8/2.048)
µ
s
125
µ
s
7654321
0
这 err 位 能 是 使用 至 evaluate 这 位 错误
比率 的 这 线条 符合 至 这 ccitt
推荐 g.732 (看 部分 在 框架
排成直线 错误 计数器).
频道 19 包含 这 阶段 状态 文字 (看
表格 15), 这个 能 是 使用 至 决定 这 阶段
relationship 在 这 st-总线 框架 脉冲波 (f0i
)
和 这 rising 边缘 的 e8ko. 这个 信息 可以
是 使用 至 决定 这 长 期 trend 的 这
received 数据 比率, 或者 至 identify 这 方向 的 一个
slip.
频道 20 包含 这 crc 错误 计数 (看 表格
16). 这个 计数器 将 wrap 周围 once 终端
计数 是 达到 (256 errors). 如果 这 maintenance
选项 是 选择 (位 3 的 mcw3) 这 计数器 是
重置 once 每 第二.
频道 21 包含 这 主控 状态 文字 2 (看
表格 17). 这个 字节 identifies 这 状态 的 这 crc
reframe 和 crc 同步. 它 也 reports 这 si 位
received 在 timeslot 0 的 frames 13 和 15 和
这 ninth 和 大多数 重大的 位 (b
8
) 的 这 9-位
阶段 状态 文字.
elastic 缓存区
这 mt8979 有 一个 二 框架 elastic 缓存区 在 这
接受者, 这个 absorbs 这 jitter 和 wander 在 这
received 信号. 这 received 数据 是 写 在 这
elastic 缓存区 和 这 提取 e2i (2048 khz) 时钟
和 读 输出 的 这 缓存区 在 这 st-总线 一侧 和
这 系统 c2i (2048 khz) 时钟 (e.g., pbx 系统
时钟). 下面 正常的 运行 情况, 在 一个
同步的 网络, 这 系统 c2i 时钟 是
阶段-锁 至 这 提取 e2i 时钟. 在 这个
situation 每 写 运作 至 这 elastic 缓存区 是
followed 用 一个 读 运作. 因此, underflow
或者 overflow 的 数据 在 这 elastic 缓存区 将 不 出现.
如果 这 系统 时钟 是 不 阶段-锁 至 这
提取 时钟 (e.g., 更小的 质量 link 这个 是 不
选择 作 这 时钟 源 为 这 pbx) 然后 这
数据 比率 在 这个 这 数据 是 正在 写 在 这
设备 在 这 线条 一侧 将 differ 从 这 比率 在
这个 它 是 正在 读 输出 在 这 st-总线 一侧.
当 这 clocks 是 不 阶段-锁, 二
situations 能 出现:
情况 #1:
如果 这 数据 在 这 线条 一侧 是 正在 写
在 在 一个 比率 slower 比 它 是 正在 读 输出 在 这
st-总线 一侧, 这 距离 在 这 写 pointer
和 这 读 pointer 将 begin 至 decrease 在 时间.
当 这 距离 是 较少 比 二 途径, 这
缓存区 将 执行 一个 控制 slip 这个 将 move
这 读 pointers 至 一个 新 location 34 途径
away 从 这 写 pointer. 这个 将 结果 在 这
repetition 的 这 received 框架.
情况 #2:
如果 这 数据 在 这 线条 一侧 是 正在 写
在 在 一个 比率 faster 比 它 是 正在 读 输出 在 这
st-总线 一侧, 这 距离 在 这 写 pointer
和 这 读 pointer 将 begin 至 增加 在 时间.
当 这 距离 超过 42 途径, 这 elastic
缓存区 将 执行 一个 控制 slip 这个 将 move
这 读 pointer 至 一个 新 location ten 途径 away
从 这 写 pointer. 这个 将 结果 在 这 丧失 的
这 last received 框架.
便条 那 当 这 设备 执行 一个 控制 slip,
这 st-总线 地址 pointer 是 repositioned 所以 那
那里 是 也 一个 10 频道 或者 34 频道 延迟
在 这 输入 cept 框架 和 这 输出
st-总线 框架. 自从 这 缓存区 执行 一个
控制 slip 仅有的 如果 这 延迟 超过 42 途径
或者 是 较少 比 二 途径, 那里 是 一个 最小
第八 频道 hysteresis 建造 在 这 slip
mechanism. 这 设备 能, 因此, absorb 第八
途径 或者 32.5µs 的 jitter 在 这 received 信号.
那里 是 非 丧失 的 框架 同步, multiframe
同步 或者 任何 errors 在 这 signalling 位
当 这 设备 执行 一个 slip.