80C186EA80C188EA 80L186EA80L188EA
80C187 接口 (80c186ea 仅有的)
这 80C187 Numerics Coprocessor 将 是 使用 至
扩展 这 80C186EA 操作指南 设置 至 包含
floating 要点 和 先进的 integer instructions
连接 这 80C186EA RESOUT 和 测试
BUSY 管脚 至 这 80C187 使能 Numerics 模式
operation 在 Numerics Mode 三 的 这 四 mid-
范围 碎片 选择 (mcs
) 管脚 变为 handshaking
管脚 为 这 interface 这 exchange 的 数据 和
控制 信息 proceeds 通过 四 专心致志的
IO ports
如果 一个 80C187 是 不 present 这 80C186EA config-
ures 它自己 为 regular 运作 在 reset
NOTE
这 80C187 是 不 指定 为 3V 运作 和
因此 做 不 接口 直接地 至 这
80L186EA
ONCE 测试 模式
至 facilitate 测试 和 inspection 的 设备 当
fixed 在 一个 目标 system 这 80C186EA 有 一个 测试
模式 有 这个 forces 所有 输出 和 input
输出 管脚 至 是 放置 在 这 高-阻抗
state ONCE stands 为 ‘‘ON 电路 Emulation’’ 这
ONCE 模式 是 选择 用 forcing 这 UCS
和 LCS
管脚 低 (0) 在 一个 处理器 重置 (这些 管脚
是 weakly 使保持 至 一个 高 (1) 水平的) 当 RESIN
是
active
DIFFERENCES 在 这
80C186XL 和 这 80C186EA
这 80C186EA 是 将 作 一个 直接 函数的 向上-
等级 为 80C186XL designs 在 许多 cases 它 将
是 可能 至 替代 一个 存在 80C186XL 和
little 或者 非 硬件 redesign 这 下列的 sections
describe differences 在 pinout 运行 modes 和
交流 和 直流 规格 至 保持 在 mind
引脚 兼容性
这 80C186EA 需要 一个 PDTMR 管脚 至 时间 这
processor’s exit 从 Powerdown Mode 这 原来的
管脚 arrangement 为 这 80C186XL 在 这 PLCC
包装 did 不 有 任何 spare leads 至 使用 为
PDTMR 所以 这 DTR
管脚 是 sacrificed 这 ar-
rangement 的 所有 这 其它 leads 在 这 68-含铅的 PLCC
是 完全同样的 在 这 80C186XL 和 这
80C186EA DTR
将 是 synthesized 用 闭锁
这 S1
状态 output Therefore upgrading 一个 PLCC
80C186XL 至 PLCC 80C186EA 是 straightforward
这 80-含铅的 QFP (eiaj) pinouts 是 不同的 是-
tween 这 80C186XL 和 这 80C186EA 在 增加
至 这 PDTMR pin 这 80C186EA 有 更多 电源
和 地面 管脚 和 这 整体的 arrangement 的 管脚
是 shifted 一个 新 电路 板 布局 为 这
80C186EA 是 required
运行 模式
这 80C186XL 有 二 运行 modes compati-
ble 和 Enhanced 兼容 模式 是 一个 管脚-至-管脚
替换 为 这 NMOS 80186 除了 为 nu-
merics coprocessing 在 增强 Mode 这 proc-
essor 有 一个 Refresh 控制 Unit 这 电源-保存
特性 和 一个 接口 至 这 80C187 Numerics
Coprocessor 这 MCS0
MCS1 和 MCS3 管脚
改变 它们的 功能 至 组成 handshaking
管脚 为 这 80C187
这 80C186EA 准许 所有 非-80c187 用户 至 使用
所有 这 MCS
管脚 为 碎片-selects 在 regular opera-
tion 所有 80C186EA 特性 (包含 那些 的 这
增强 模式 80c186) 是 呈现 除了 为 这
接口 至 这 80C187 Numerics 模式 使不能运转
这 三 碎片-选择 管脚 和 reconfigures 它们 为
连接 至 这 80C187
TTL vs CMOS 输入
这 输入 的 这 80C186EA 是 评估 为 CMOS
切换 水平 为 改进 噪音 immunity 但是 这
80C186XL 输入 是 评估 为 TTL 切换 levels
在 particular 这 80C186EA 需要 一个 最小 V
IH
的 35V 至 认识 一个 逻辑 一个 当 这 80C186XL
需要 一个 最小 V
IH
的 仅有的 19V (假设 50V
运作) 这 解决方案 是 至 驱动 这 80C186EA
和 真实 CMOS devices 此类 作 那些 从 这 HC
和 交流 逻辑 families 或者 至 使用 pullup 电阻器
在哪里 这 增加 电流 绘制 是 不 一个 problem
定时 规格
80C186EA 定时 relationships 是 表示 在 一个
simplified format 在 这 80C186XL 这 交流 每-
formance 的 一个 80C186EA 在 一个 指定 频率
将 是 非常 关闭 至 那 的 一个 80C186XL 在 这
一样 frequency 审查 这 timings 适用 至
your 设计 较早的 至 replacing 这 80C186XL
8
8