®
12
PCM1717
输出
48f
S
(384f
S
)
64f
S
(256f
S
)
在
8f
S
18-位
+
++
4
3
2
1
0
5-水平的 quantizer
+
–
+
Z
–1
+
–
+
Z
–1
+
+
Z
–1
电源 供应
连接
pcm1717 有 二 电源 供应 连接: 数字的 (v
DD
)
和 相似物 (v
CC
). 各自 连接 也 有 一个 独立的
地面. 如果 这 电源 供应 转变 在 在 不同的 时间, 那里
是 一个 possibility 的 一个 获得-向上 情况. 至 避免 这个 condi-
tion, 它 是 推荐 至 有 一个 一般 连接
在 这 数字的 和 相似物 电源 供应. 如果 独立的
供应 是 使用 没有 一个 一般 连接, 这 delta
在 这 二 供应 在 ramp-向上 时间 必须 是 较少
比 0.6v.
一个 应用 电路 至 避免 一个 获得-向上 情况 是 显示
在 图示 11.
图示 12. 5-水平的
∆Σ
modulator 块 图解.
DGND AGND
V
DD
V
CC
数字的
电源 供应
相似物
电源 供应
图示 11. 获得-向上 prevention 电路.
bypassing 电源 供应
这 电源 供应 应当 是 绕过 作 关闭 作 可能
至 这 单位. 谈及 至 图示 10 为 最优的 值 的 绕过
电容.
theory 的 运作
这 delta-sigma 部分 的 pcm1717 是 为基础 在 一个 5-水平的
振幅 quantizer 和 一个 3rd-顺序 噪音 shaper. 这个
部分 converts 这 oversampled 输入 数据 至 5-水平的 delta-
sigma format.
一个 块 图解 的 这 5-水平的 delta-sigma modulator 是
显示 在 图示 12. 这个 5-水平的 delta-sigma modulator 有
这 有利因素 的 稳固 和 时钟 jitter 敏锐的 在 这
典型 一个-位 (2 水平的) delta-sigma modulator.
这 联合的 oversampling 比率 的 这 delta-sigma modu-
lator 和 这 内部的 8-时间 interpolation 过滤 是 48f
S
为
一个 384f
S
系统 时钟, 和 64f
S
为 一个 256f
S
系统 时钟. 这
theoretical quantization 噪音 效能 的 这 5-水平的
delta-sigma modulator 是 显示 在 图示 13.
20
0
–20
–40
–60
–80
–100
–120
–140
–160
3rd-顺序
∆Σ
MODULATOR
频率 (khz)
0 5 10 15 20
增益 (–db)
25
图示 13. quantization 噪音 spectrum.