首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:104084
 
资料名称:82C37
 
文件大小: 301.23K
   
说明
 
介绍:
PROGRAMMABLE DMA CONTROLLER
 
 


: 点此下载
  浏览型号82C37的Datasheet PDF文件第1页
1
浏览型号82C37的Datasheet PDF文件第2页
2

3
浏览型号82C37的Datasheet PDF文件第4页
4
浏览型号82C37的Datasheet PDF文件第5页
5
浏览型号82C37的Datasheet PDF文件第6页
6
浏览型号82C37的Datasheet PDF文件第7页
7
浏览型号82C37的Datasheet PDF文件第8页
8
浏览型号82C37的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
4-194
82C37A
管脚 描述
标识
管脚
号码 类型 描述
V
CC
31 V
CC
: 是 这 +5v 电源 供应 管脚. 一个 0.1
µ
f 电容 在 管脚 31 和 20 是 推荐 为
解耦.
20 地面
CLK 12 I 时钟 输入: 这 时钟 输入 是 使用 至 发生 这 定时 信号 这个 控制 82c37a
行动. 这个 输入 将 是 驱动 从 直流 至 12.5mhz 为 这 82c37a-12, 从 直流 至 8mhz 为
这 82c37a, 或者 从 直流 至 5mhz 为 这 82c37a-5. 这 时钟 将 是 stopped 在 也 状态 为
备用物品 运作.
CS 11 I 碎片 选择: 碎片 选择 是 一个 起作用的 低 输入 使用 至 使能 这 控制 面向 这 数据 总线 为
cpu communications.
重置 13 I 重置: 这个 是 一个 起作用的 高 输入 这个 clears 这 command, 状态, 要求, 和 temporary
寄存器, 这 第一/last flip-flop, 和 这 模式 寄存器 计数器. 这 掩饰 寄存器 是 设置 至 ignore
requests. 下列的 一个 重置, 这 控制 是 在 一个 空闲 循环.
准备好 6 I 准备好: 这个 信号 能 是 使用 至 扩展 这 记忆 读 和 写 脉冲 从 这 82c37a 至
accommodate 慢 memories 或者 i/o 设备. 准备好 必须 不 制造 transitions 在 它的 specified
设置-向上 和 支撑 时间. 看 图示 12 为 定时. 准备好 是 ignored 在 核实 转移 模式.
HLDA 7 I 支撑 acknowledge: 这 起作用的 高 支撑 acknowledge 从 这 cpu indicates 那 它 有
relinquished 控制 的 这 系统 busses. hlda 是 一个 同步的 输入 和 必须 不 转变
在 它的 specified 设置-向上 时间. 那里 是 一个 暗指 支撑 时间 (hlda inactive) 的 tch 从 这 rising
边缘 的 clk, 在 这个 时间 hlda 必须 不 转变.
dreq0-
DREQ3
16-19 I dma 要求: 这 dma 要求 (dreq) 线条 是 单独的 异步的 频道 要求
输入 使用 用 附带的 电路 至 获得 dma 维护. 在 fixed priority, dreq0 有 这 最高的
priority 和 dreq3 有 这 最低 priority. 一个 要求 是 发生 用 activating 这 dreq 线条 的 一个
频道. dack 将 acknowledge 这 recognition 的 一个 dreq 信号. 极性 的 dreq 是
可编程序的. 重置 initializes 这些 线条 至 起作用的 高. dreq 必须 是 maintained 直到 这
相应的 dack 变得 起作用的. dreq 将 不 是 公认的 当 这 时钟 是 stopped. unused
dreq 输入 应当 是 牵引的 高 或者 低 (inactive) 和 这 相应的 掩饰 位 设置.
db0-db7 21-23
26-30
i/o 数据 总线: 这 数据 总线 线条 是 双向的 三-状态 信号 连接 至 这 系统 数据
总线. 这 输出 是 使能 在 这 程序 情况 在 这 i/o 读 至 输出 这 内容
的 一个 寄存器 至 这 cpu. 这 输出 是 无能 和 这 输入 是 读 在 一个 i/o 写 循环
当 这 cpu 是 程序编制 这 82c37a 控制 寄存器. 在 dma 循环, 这 大多数 signifi-
cant 8-位 的 这 地址 是 输出 面向 这 数据 总线 至 是 strobed 在 一个 外部 获得 用 adstb.
在 记忆-至-记忆 行动, 数据 从 这 记忆 enters 这 82c37a 在 这 数据 总线 在
这 读-从-记忆 转移, 然后 在 这 写-至-记忆 转移, 这 数据 总线 输出 写
这 数据 在 这 新 记忆 location.
IOR 1 i/o i/o 读: i/o 读 是 一个 双向的 起作用的 低 三-状态 线条. 在 这 空闲 循环, 它 是 一个 输入 con-
trol 信号 使用 用 这 cpu 至 读 这 控制 寄存器. 在 这 起作用的 循环, 它 是 一个 输出 控制
信号 使用 用 这 82c37a 至 进入 数据 从 这 附带的 在 一个 dma 写 转移.
IOW 2 i/o i/o 写: i/o 写 是 一个 双向的 起作用的 低 三-状态 线条. 在 这 空闲 循环, 它 是 一个 输入 con-
trol 信号 使用 用 这 cpu 至 加载 信息 在 这 82c37a. 在 这 起作用的 循环, 它 是 一个 输出
控制 信号 使用 用 这 82c37a 至 加载 数据 至 这 附带的 在 一个 dma 读 转移.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com