1996 三月 22 9
飞利浦 半导体 产品 规格
微控制器 为 tv 和 video (mtv)
83c145; 83c845
83c055; 87c055
10 6-位 pwm dacs
图示 3 显示 这 6-位 pwm dac 逻辑 电路, consisting
的 8 pwmn modules.
这 基本 mcu 时钟 是 分隔 用 4 至 得到 一个 波形 那
clocks 一个 14-位 计数器 这个 是 一般 至 所有 这 pwms
(包含 这 14-位 pwm). 这个 分隔 时钟 是 hereafter
called 这 pwm 时钟.
作 illustrated 在 图.3, 这 更小的-精确 (6-位) pwms
使用 这 least 重大的 部分 的 这 14-位 计数器.
图示 4 显示 这 电路 图解 的 一个 6-位 pwm 单元.
各自 pwm 单元 有 一个 特定的 函数 寄存器
pwmn; n = 0 至 7. 这 寄存器 format 是 显示 在 表格 6.
10.1 pwm dac 运作
值 地方 pvn5 至 pvn0 的 各自 pwmn 寄存器
(n = 0 至 7) 是 对照的 至 这 6 lsbs 的 这 一般
计数器 (14-位 计数器).
当 这 值 matches, 这 输出 flip-flop 是 cleared, 所以
那 这 输出 管脚 是 驱动 低.
当 这 值 rolls 在 至 零, 这 输出 flip-flop 是 设置,
所以 那 这 输出 管脚 是 released. 因此 这 输出
波形 有 一个 fixed 时期 的 64 pwm 时钟 循环; 它的
职责 循环 是 决定 用 内容 的 pwmn.5 至
pwmn.0 (pvn5 至 pvn0).
三 的 这 nine 总的 pwm modules (8 pwmn 和 这
14-位 pwm dac) 运作 作 先前 描述; 为
三 其他, 两个都 这 rising 和 下落 edges 的 这 输出
是 delayed 用 一个 pwm 时钟; 为 这 remaining 三,
两个都 edges 是 delayed 用 二 pwm clocks. 这个 特性
减少 这 无线电-频率 emission 那 将
否则 出现 当 这 计数器 rolled 在 至 零 和
所有 nine 打开-流 输出 是 released.
10.2 特定的 函数 寄存器 pwmn (n = 0 至 7)
表格 6
特定的 函数 寄存器 pwmn (n = 0 至 7; 地址 d4h 至 dfh)
表格 7
描述 的 pwmn 位
7 6 5 4 3 2 1 0
PWnE
−
PVn5 PVn4 PVn3 PVn2 PVn1 PVn0
位 标识 描述
7 PWnE pwm 单元 使能 位. 如果 为 一个 particular pwm 块 (n) 这 位:
PWnE = 1, 然后 这 块 是 起作用的 和 控制 它的 assigned 端口 管脚.
PWnE = 0, 这 相应的 端口 管脚 是 控制 用 这 端口.
6
−
保留.
5 至 0 PVn5 至 PVn0 值 地方 为 pwmn 寄存器.