9
µ
pd78044h, 78045h, 78046h
3. 管脚 功能
3.1 端口 管脚 (1/2)
端口 1
8-位 i/o 端口
能 是 指定 为 输入 或者 输出 在 1-位 单位.
当 使用 作 一个 输入 端口 管脚, 一个 建造-在 拉-向上 电阻 能 是
连接 通过 软件.
便条 2
端口 2
8-位 i/o 端口
能 是 指定 为 输入 或者 输出 在 1-位 单位.
当 使用 作 一个 输入 端口 管脚, 一个 建造-在 拉-向上 电阻 能 是
连接 通过 软件.
注释 1.
当 这 p04/xt1 管脚 是 使用 作 一个 输入 端口 管脚, 位 6 (frc) 的 这 处理器 时钟 控制 寄存器
(pcc) 必须 是 设置 至 1. 在 这个 时间, 做 不 使用 这 反馈 电阻 的 这 subsystem 时钟 振荡器
电路.
2.
当 这 p10/ani0 通过 p17/ani7 管脚 是 使用 作 这 相似物 输入 线条 的 这 一个/d 转换器, 是
确信 至 放置 这 端口 1 在 这 输入 模式. 在 这个 情况, 这 建造-在 拉-向上 电阻器 是 automatically
unused.
管脚
P00
P01
P02
P03
P04
便条 1
p10-p17
P20
P21
P22
P23
P24
P25
P26
P27
P30
P31
P32
P33
P34
P35
P36
P37
端口 0
5-位 i/o 端口
输入 仅有的
能 是 指定 为 输入 或者 输出 在 1-
位 单位. 当 使用 作 一个 输入 端口
管脚, 一个 建造-在 拉-向上 电阻 能 是
连接 通过 软件.
输入 仅有的
函数
端口 3
n-ch 打开-流 8-位 i/o 端口
能 是 指定 为 输入 或者 输出 在 1-位 单位.
能 直接地 驱动 leds.
一个 建造-在 拉-向上 电阻 能 是 连接 在 1-位 单位 用 这
掩饰 选项.
输入
i/o
输入
i/o
i/o
i/o
i/o
shared 用:
在 重置
输入
输入
输入
输入
输入
输入
intp0/ti0
INTP1
INTP2
INTP3
XT1
ani0-ani7
SI1
SO1
SCK1
—
—
—
—
—
TO0
TO1
TO2
—
—
PCL
BUZ
—