ths8134, ths8134a, ths8134b
triple 8-位, 80 msps video d/一个 转换器
和 触发-水平的 同步 一代
slvs205d – 将 1999 – 修订 march 2000
8
邮递 办公室 盒 655303
•
达拉斯市, 德州 75265
程序编制 例子 (持续)
第一 注册 样本 在 gyr[7–0] 之后 l-
>
H
在 blank
是 interpreted 作 pb[7–0]
T0 T1 T2 T3 T4 T5 T6 T7 T8
铅(0) y(0) pr(0) y(2) 铅(4) y(4) pr(4) y(6) 铅(8)
RPr[7–0]
arpr, agy,
abpb 输出
相应的
至 pr(0),
y(0), 铅(0)
数据 path latency = 9 clk 循环
铅(0)
注册
T9
y(8)
GY[7–0]
BPb[7–0]
BLANK
y(0)
注册
pr(8)
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
T10
pr(0)
注册
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
图示 5. 输入 format 和 latency ypbpr 4:2:2 1
×
8 位 模式
同步 一代
额外的 控制 输入 同步
和 同步_t 使能 这 superposition 的 一个 额外的 电流 面向 这 agy
频道 或者 在 所有 三 途径, 取决于 在 这 设置 的 ins3_int. 用 结合 这 同步
和 同步_t
控制 输入, 也 bi-水平的 负的 going 脉冲 或者 触发-水平的 脉冲 能 是 发生. 取决于 在 这 定时
控制 为 这些 信号, 两个都 horizontal 和 vertical 同步 信号 能 是 发生. assertion 的 同步(起作用的
低) 将 identify 这 同步 时期, 当 assertion 的 同步_t (起作用的 high) 在里面 这个 时期 将 identify 这
积极的 excursion 的 一个 触发-水平的 同步.
谈及 至 这 应用 信息 部分 为 实际的 examples 在 这 使用 的 这些 控制 输入 为 同步
一代.
blanking 一代
一个 额外的 控制 输入 blank是 提供 那 将 fix 这 输出 振幅 在 所有 途径 至 这 blanking
水平的, irrespective 的 这 值 在 这 数据 输入 端口. 不管怎样, 同步 一代 有 precedence 在 blanking;
那 是, 如果 同步是 低, 这 水平的 的 blank是
don’t 小心
. 这 绝对 振幅 的 这 blanking 水平的 和 遵守
至 起作用的 video 是 决定 用 这 gbr 或者 ypbpr 运作 模式 的 这 设备. 谈及 至 这 应用
信息 部分 为 实际的 examples 在 这 使用 的 这个 控制 输入 为 blank 一代.
图示 6 显示 如何 至 控制 同步, 同步_t, 和 blank信号 至 发生 触发-水平的 同步 水平 和 blanking
在 这 dac 输出. 一个 bi-水平的 (负的) 同步 是 发生 similarly 用 avoiding 这 积极的 转变 在
同步_t 在 同步低.