tms320c6202, tms320c6202b
fixed-要点 数字的 信号 processors
SPRS104I
−
october 1999
−
修订 march 2004
9
邮递 办公室 盒 1443
•
houston, 德州 77251
−
1443
函数的 和 cpu (dsp 核心) 块 图解
32
Multichannel
缓冲 串行
端口 1
32
直接 记忆
进入 控制
(dma)
(看 表格 1)
测试
c62x cpu (dsp 核心)
数据 path b
b 寄存器 文件
程序
进入/cache
控制
操作指南 fetch
操作指南 dispatch
操作指南 decode
数据 path 一个
一个 寄存器 文件
数据
进入
控制
电源-
向下
逻辑
.l1 .s1 .m1 .d1 .d2 .m2 .s2 .l2
sdram 或者
SBSRAM
只读存储器/flash
SRAM
i/o 设备
同步的
FIFOs
i/o 设备
计时器 0
计时器 1
外部 记忆
接口 (emif)
Multichannel
缓冲 串行
端口 0
Multichannel
缓冲 串行
端口 2
Expansion
总线 (xbus)
32-位
内部的 程序 记忆
(看 表格 1)
控制
寄存器
控制
逻辑
内部的 数据
记忆
(看 表格 1)
在-电路
Emulation
中断
控制
framing 碎片:
h.100, mvip,
scsa, t1, e1
ac97 设备,
spi 设备,
Codecs
host 连接
主控 /从动装置
德州仪器 pci2040
电源 pc
683xx
960
c6202/02b 数字的 信号 processors
附带的 控制 总线
DMA
总线
激励 配置
中断
选择
PLL
(x1, x4, x6, x7, x8,
x9, x10, x11)
†
†
为 额外的 详细信息 在 这 pll 时钟 单元 和 明确的 选项 为 这 c6202/02b 设备, 看 表格 1 和 这 时钟 pll section 的 这个
数据 薄板.