首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:105110
 
资料名称:87C451
 
文件大小: 162.74K
   
说明
 
介绍:
80C51 8-bit microcontroller family 4K/128 OTP/ROM/ROMless, expanded I/O
 
 


: 点此下载
  浏览型号87C451的Datasheet PDF文件第1页
1
浏览型号87C451的Datasheet PDF文件第2页
2
浏览型号87C451的Datasheet PDF文件第3页
3
浏览型号87C451的Datasheet PDF文件第4页
4

5
浏览型号87C451的Datasheet PDF文件第6页
6
浏览型号87C451的Datasheet PDF文件第7页
7
浏览型号87C451的Datasheet PDF文件第8页
8
浏览型号87C451的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
飞利浦 半导体 产品 规格
80c451/83c451/87c451
80c51 8-位 微控制器 家族
4k/128 otp/只读存储器/romless, expanded i/o
1998 将 01
5
管脚 描述
MNEMONIC
管脚
非.
类型 名字 和 函数
V
SS
54 I
地面:
0v 涉及.
V
CC
18 I
电源 供应:
这个 是 这 电源 供应 电压 为 正常的, 空闲, 和 电源-向下 运作.
p0.0–0.7 17-10 i/o
端口 0:
端口 0 是 一个 打开-流, 双向的 i/o 端口. 端口 0 是 也 这 多路复用 数据 和 低-顺序
地址 总线 在 accesses 至 外部 记忆. 外部 拉-ups 是 必需的 在 程序
verification. 端口 0 能 下沉/源 第八 ls ttl 输入.
p1.0–p1.7 27-34 i/o
端口 1:
端口 1 是 一个 8-位 双向的 i/o 端口 和 内部的 拉-ups. 端口 1 receives 这 低-顺序
地址 字节 在 程序 记忆 verification. 端口 1 能 下沉/源 三 ls ttl 输入, 和
驱动 cmos 输入 没有 外部 拉-ups.
p2.0–p2.7 2-9 i/o
端口 2:
端口 2 是 一个 8-位 双向的 i/o 端口 和 内部的 拉-ups. 端口 2 emits 这 高-顺序 地址
字节 在 进入 至 外部 记忆 和 receives 这 高-顺序 地址 位 和 控制 信号
在 程序 verification. 端口 2 能 下沉/源 三 ls ttl 输入, 和 驱动 cmos 输入 没有
外部 拉-ups.
p3.0–p3.7 36-43 i/o
端口 3:
端口 3 是 一个 8-位 双向的 i/o 端口 和 内部的 拉-ups. 端口 3 能 下沉/源 三 ls
ttl 输入, 和 驱动 cmos 输入 没有 外部 拉-ups. 端口 3 也 serves 这 特定的 功能
列表 在下:
36 I
rxd (p3.0):
串行 输入 端口
37 O
txd (p3.1):
串行 输出 端口
38 I
INT0(p3.2):
外部 中断
39 I
INT1(p3.3):
外部 中断
40 I
t0 (p3.4):
计时器 0 外部 输入
41 I
t1 (p3.5):
计时器 1 外部 输入
42 O
WR(p3.6):
外部 数据 记忆 写 strobe
43 O
RD(p3.7):
外部 数据 记忆 读 strobe
p4.0–p4.7 26-19 i/o
端口 4:
端口 4 是 一个 8-位 (lcc) 双向的 i/o 端口 和 内部的 拉-ups. 端口 4 能 sink/source 三
ls ttl 输入 和 驱动 cmos 输入 没有 外部 拉-ups.
p5.0–p5.7 44-51 i/o
端口 5:
端口 5 是 一个 8-位 (lcc) 双向的 i/o 端口 和 内部的 拉-ups. 端口 5 能 sink/source 三
ls ttl 输入 和 驱动 cmos 输入 没有 外部 拉-ups.
p6.0–p6.7 59-66 i/o
端口 6:
端口 6 是 一个 specialized 8-位 双向的 i/o 端口 和 内部的 拉-ups. 这个 特定的 端口 能
下沉/源 三 ls ttl 输入 和 驱动 cmos 输入 没有 外部 拉-ups. 端口 6 能 是 使用 在
一个 strobed 或者 非-strobed 模式 的 运作. 端口 6 工作 在 conjunction 和 四 控制 管脚 那
提供 这 功能 列表 在下:
ODS 55 I
ods:
输出 数据 strobe
IDS 56 I
ids:
输入 数据 strobe
BFLAG 57 i/o
bflag:
双向的 i/o 管脚 和 内部的 拉-ups
AFLAG 58 i/o
aflag:
双向的 i/o 管脚 和 内部的 拉-ups
RST 35 I
重置:
一个 高 在 这个 管脚 为 二 机器 循环 当 这 振荡器 是 运动, resets 这 设备. 一个
内部的 拉-向下 电阻 准许 一个 电源-在 重置 使用 仅有的 一个 外部 电容 连接 至 v
CC
.
ale/prog 68 i/o
地址 获得 使能/程序 脉冲波:
输出 脉冲波 为 闭锁 这 低 字节 的 这 地址 在
一个 进入 至 外部 记忆. ale 是 使活动 在 一个 常量 比率 的 1/6 这 振荡器 频率 除了
在 一个 外部 数据 记忆 进入, 在 这个 时间 一个 ale 是 skipped. ale 能 下沉/源 三
ls ttl 输入 和 驱动 cmos 输入 没有 外部 拉-ups. 这个 管脚 是 也 这 程序 脉冲波
在 非易失存储器 程序编制.
PSEN 67 O
程序 store 使能:
这 读 strobe 至 外部 程序 记忆. psen是 使活动 两次 各自
机器 循环 在 fetches 从 外部 程序 记忆. 不管怎样, 当 executing 输出 的 外部
程序 记忆, 二 activations 的 psen
是 skipped 在 各自 进入 至 外部 程序
记忆. psen
是 不 使活动 在 fetches 从 内部的 程序 记忆. psen能 下沉/源
第八 ls ttl 输入 和 驱动 cmos 输入 没有 一个 外部 拉-向上. 这个 管脚 应当 是 系 低
在 程序编制.
ea/v
PP
1 I
操作指南 执行 控制/程序编制 供应 电压:
当 ea 是 使保持 高, 这 cpu
executes 输出 的 内部的 程序 记忆, 除非 这 程序 计数器 超过 0fffh. 当 ea
使保持 低, 这 cpu executes 输出 的 外部 程序 记忆. ea
必须 从不 是 允许 至 float. 这个
管脚 也 receives 这 12.75v 程序编制 供应 电压 (v
PP
) 在 非易失存储器 程序编制.
XTAL1 53 I
结晶 1:
输入 至 这 反相的 振荡器 放大器 那 形式 这 振荡器. 这个 输入 receives 这
外部 振荡器 当 一个 外部 振荡器 是 使用.
XTAL2 52 O
结晶 2:
一个 输出 的 这 反相的 放大器 那 形式 这 振荡器. 这个 管脚 应当 是 floated 当
一个 外部 振荡器 是 使用.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com