µ
PD6376
4
1. 管脚 功能
管脚 非. 标识 名字 i/o 函数
1 4/8 f
S
SEL 输入 当 这个 管脚 是 低 或者 leaves 打开, l-ch 数据 和 r-ch
数据 是 输入 在 时间-分隔 从 管脚 15.
当 这个 管脚 是 高, l-ch 数据 是 输入 从 管脚 15, 和
r-ch 数据 是 输入 从 管脚 14.
(牵引的 向下 在 ic 和 100-k
Ω
电阻)
2 d.地 数字的 地 –– 地 管脚 的 逻辑 块
3 NC 非 连接 –– 不 连接 至 内部的 碎片
4 d.v
DD
数字的 v
DD
–– 电源 供应 管脚 至 逻辑 块
5 一个.地 相似物 地 –– 地 管脚 至 相似物 块
6 r.输出 r-ch 输出 输出 正确的 相似物 信号 输出 管脚
7 一个.v
DD
相似物 v
DD
–– 电源 供应 管脚 至 相似物 块
8 一个.v
DD
相似物 v
DD
9 r.ref r-ch 电压 涉及 –– 涉及 电压 管脚. 正常情况下 连接 至 一个. 地
10 l.ref l-ch 电压 涉及
通过 通过 电容 至 更小的 阻抗
11 l.输出 l-ch 输出 输出 left 相似物 信号 输出 管脚
12 一个.地 相似物 地 –– 地 管脚 的 相似物 块
13 lrck/wdck left/正确的 时钟 输入 当 管脚 1 是 低 或者 leaves 打开:
文字 时钟 功能 作 l-r judgment 信号 输入 管脚.
当 管脚 1 是 高:
功能 作 输入 数据 文字 judgment 信号 输入 管脚.
14 lrsel/rsi left/正确的 选择 输入 当 管脚 1 是 低 或者 leaves 打开:
r-ch 序列 输入 功能 作 管脚 至 选择 l-r 极性 为 lrck 信号.
当 lrck 信号 是 高, 设置 lrsel 管脚 至 低 至 输入
l-ch 数据; 当 lrck 信号 是 低, 设置 lrsel 管脚 至
高 至 输入 l-ch 数据.
当 管脚 1 是 高:
功能 作 r-ch 串行 数据 输入 管脚.
15 si/lsi 序列 输入 输入 当 管脚 1 是 低 或者 打开:
l-ch 序列 输入 功能 作 l-ch 和 r-ch 串行 数据 输入 管脚
alternately.
当 管脚 1 是 高:
功能 作 l-ch 串行 数据 输入 管脚.
16 CLK 时钟 输入 输入 管脚 为 读 时钟 的 串行 输入 数据