8
µ
pd75112(一个), 75116(一个)
pth00 至 pth03
TI0
TI1
PTO0
PTO1
SCK
所以
SI
INT4
INT0
INT1
INT2
INT3
PCL
x1, x2
重置
NC
*2
V
DD
V
SS
3.2 非-端口 管脚
双
函数
管脚
P20
P21
P01
P02
P03
P00
P10
P11
P12
P13
P22
i/o
电路
类型
*1
N
B
E
F
E
B
B
B
B
E
B
在 重置
输入
输入
输入
输入
输入
输入
输入
输入
输入/输出
输入
输入
输入/输出
输入/输出
输入/输出
输入
输入
输入
输入
输入/输出
输入
函数
门槛 电压 ariable 4-位 analogy 输入 端口.
外部 事件 脉冲波 输入 为 这 计时器/事件 计数器 或者 边缘
发现 vector 中断 输入. 1-位 输入 使能.
计时器/事件 计数器 输出.
串行 时钟 输入/输出.
串行 数据 输出.
串行 数据 输入.
边缘 发现 vector 中断 输入 (为 detecting 两个都 rising 和
下落 edges).
边缘 发现 vector 中断 输入 (发现 边缘 可选择的).
边缘 发现 testable 输入 (为 rising 边缘 发现).
时钟 输出.
结晶/陶瓷的 连接 管脚 (系统 时钟 振动).
在 情况 和 这 外部 时钟, 输入 一个 信号 至 x1 和 这
antiphase 至 x2.
系统 重置 输入 (低 水平的 起作用的).
非 连接
积极的 电源 供应.
地 潜在的.
*1
: circles 表明 施密特 触发 输入.
2
: 当 这 pwb 是 shared 和 这
µ
pd75p116, 连接 这 nc 管脚 至 v
DD
直接地.