12月 1990 2
飞利浦 半导体 产品 规格
十六进制 高-至-低 水平的 shifter 74HC4050
特性
•
输出 能力: 标准
•
I
CC
类别: ssi
一般 描述
这 74hc4050 是 一个 高-速 si-门 cmos 设备 和
是 管脚 兼容 和 这 “4050” 的 这 “4000b” 序列. 它
是 指定 在 遵从 和 电子元件工业联合会 标准 非. 7a.
这 74hc4050 提供 六 非-反相的 缓存区 和 一个
修改 输入 保护 结构, 这个 有 非 二极管
连接 至 v
CC
. 输入 电压 的 向上 至 15 v 将
因此 是 使用. 这个 特性 使能 这 非-反相的
缓存区 至 是 使用 作 逻辑 水平的 翻译, 这个 将
转变 高 水平的 逻辑 至 低 水平的 逻辑, 当 运行
从 一个 低 电压 电源 供应. 为 例子 15 v 逻辑
(“4000b series”) 能 是 转变 向下 至 2 v 逻辑.
这 真实的 输入 转变 水平的 仍然是 related 至 这 v
CC
和 是 这 一样 作 提到 在 这 家族 特性.
产品
•
converting 15 v 逻辑 (“4000b” 序列) 向下 至 2 v 逻辑.
快 涉及 数据
地 = 0 v; t
amb
=25
°
c; t
r
=t
f
= 6 ns
注释
1. C
PD
是 使用 至 决定 这 动态 电源 消耗 (p
D
在
µ
w):
P
D
=C
PD
×
V
CC
2
×
f
i
+
∑
(c
L
×
V
CC
2
×
f
o
) 在哪里:
f
i
= 输入 频率 在 mhz
f
o
= 输出 频率 在 mhz
C
L
= 输出 加载 电容 在 pf
V
CC
= 供应 电压 在 v
∑
(c
L
×
V
CC
2
×
f
o
) = 总 的 输出
订货 信息
看
“74hc/hct/hcu/hcmos 逻辑 包装 information”
.
标识 参数 情况
典型
单位
HC
t
PHL
/ t
PLH
传播 延迟 na 至 ny C
L
= 15 pf; v
CC
= 5 v 7 ns
C
I
输入 电容 3.5 pF
C
PD
电源 消耗 电容 每 缓存区 便条 1 14 pF