AD526
rev. d
–8–
theory 的 运作
这 ad526 是 一个 完全 软件 可编程序的 增益 放大器
(spga) 执行 monolithically 和 一个 逐渐变化-修整
bifet 放大器, 一个 激光器 薄脆饼 修整 电阻 网络, jfet
相似物 switches 和 ttl 兼容 增益 代号 latches.
一个 particular 增益 是 选择 用 应用 这 适合的 增益
代号 (看 表格 i) 至 这 控制 逻辑. 这 控制 逻辑 转变
在 这 jfet 转变 那 connects 这 准确无误的 tap 在 这 增益
网络 至 这 反相的 输入 的 这 放大器; 所有 unselected
jfet 增益 switches 是 止 (打开). 这 “on” 阻抗 的 这
增益 switches 导致 negligible 增益 错误 自从 仅有的 这
放大器’s 输入 偏差 电流, 这个 是 较少 比 150 pa, actu-
ally flows 通过 这些 switches.
这 ad526 是 有能力 的 storing 这 增益 代号, (latched 模式),
b, a0, a1, a2, 下面 这 方向 的 控制 输入
CLK
和
CS
. alternatively, 这 ad526 能 respond 直接地 至 增益 代号
改变 如果 这 控制 输入 是 系 低 (transparent 模式).
为 增益 的 8 和 16, 一个 fraction 的 这 频率 补偿
电容 (c1 在 图示 32) 是 automatically 切换 输出 的
这 电路. 这个 增加 这 放大器’s 带宽 和 im-
proves 它的 信号 安排好 时间 和 回转 比率.
放大器
+V
S
V
在
N1 N2
C1
C2
输出
强迫
输出
SENSE
–V
S
A0
A1
A2
B
CLK
CS
数字的
地
L
一个
T
C
H
E
S
C
O
N
T
R
O
L
L
O
G
I
C
g = 8
g = 16
相似物
GND2
相似物
GND1
1k
1.7k
g = 2
g = 4
1.7k
3.4k
1k
14k
电阻
网络
图示 32. simplified 图式 的 这 ad526
transparent 模式 的 运作
在 这 transparent 模式 的 运作, 这 ad526 将 respond
直接地 至 水平的 改变 在 这 增益 代号 输入 (a0, a1, a2) 如果
b 是 系 高 和 两个都
CS
和
CLK
是 允许 至 float 低.
之后 这 增益 代号 是 changed, 这 ad526’s 输出 电压
典型地 需要 5.5
µ
s 至 settle 至 在里面 0.01% 的 这 最终
值. 计算数量 26 至 29 显示 这 效能 的 这 ad526 为
积极的 增益 代号 改变.
16 15 14 13 12 11 10 9
12345678
+
–
输出
强迫
输出
SENSE
V
输出
0.1
F
AD526
168421
增益 网络
A1 A0
CS CLK
A2 B
逻辑 和 latches
–V
S
0.1
F
+V
S
+5V
A2
A1
A0
V
在
图示 33. transparent 模式
latched 模式 的 运作
这 latched 模式 的 运作 是 显示 在 图示 34. 当
也
CS
或者
CLK
go 至 一个 逻辑 “1,” 这 增益 代号 (a0, a1, a2,
b) 信号 是 latched 在 这 寄存器 和 使保持 直到 两个都
CS
和
CLK
返回 至 “0.”
Unused
CS
或者
CLK
输入 应当 是 系
至 地面 .
这
CS
和
CLK
输入 是 functionally 和 electri-
cally 相等的.
输出
强迫
输出
SENSE
V
输出
0.1
F
–V
S
0.1
F
+V
S
+5V
A2
A1
A0
V
在
定时 信号
16 15 14 13 12 11 10 9
12345678
+
–
AD526
168421
增益 网络
A1 A0
CS CLK
A2 B
逻辑 和 latches
图示 34. latched 模式