rev. 0–4–
AD8842
管脚 描述
管脚 Mnemonic 描述
1V
输出
C dac c 输出
2V
输出
B dac b 输出
3V
输出
一个 dac 一个 输出
4V
在
B dac b 涉及 输入
5V
在
一个 dac 一个 涉及 输入
6 地 地面
7
PR
preset 输入, 起作用的 低, 所有 dac
寄存器 = 80
H
8V
在
E dac e 涉及 输入
9V
在
F dac f 涉及 输入
10 V
输出
E dac e 输出
11 V
输出
F dac f 输出
12 V
输出
G dac g 输出
13 V
输出
H dac h 输出
14 V
在
G dac g 涉及 输入
15 V
在
H dac h 涉及 输入
16 LD 加载 dac 寄存器 strobe, 起作用的-
高 输入 那 transfers 这 数据
位 从 这 串行-输入 寄存器
在 这 解码 dac 寄存器.
sdi 和 clk 输入 是 无能
当 LD 是 高. 看 tables i 和 ii
17 CLK 串行 时钟 输入, 积极的 边缘
triggered
18 SDO 串行 数据 输出, 起作用的 totem
柱子 输出
19 V
SS
负的 5 v 电源 供应
20 SDI 串行 数据 输入
21 V
DD
积极的 5 v 电源 供应
22 V
在
D dac d 涉及 输入
23 V
在
C dac c 涉及 输入
24 V
输出
D dac d 输出
管脚 配置
V
输出
C
V
输出
B
V
输出
D
V
在
C
V
在
B
地
PR
SDI
V
SS
SDO
V
输出
一个
V
在
一个
V
在
D
V
DD
V
在
E CLK
V
在
F LD
V
输出
E V
在
H
V
输出
F V
在
G
V
输出
G V
在
H
14
1
2
24
23
5
6
7
20
19
18
3
4
22
21
817
916
10 15
11
顶 视图
(不 至 规模)
11
12 13
AD8842