93lc56a/b
1998 微芯 技术 公司 ds21208b-页 5
3.4 擦掉
这 擦掉 操作指南 forces 所有 数据 位 的 这 规格-
ified 地址 至 这 logical “1” 状态. cs 是 brought 低
下列的 这 加载 的 这 last 地址 位. 这个 下落
边缘 的 这 cs 管脚 initiates 这 自-安排时间 程序编制
循环.
这 做 管脚 indicates 这 准备好/b
usy 状态 的 这
设备 如果 cs 是 brought 高 之后 一个 最小 的 250 ns
低 (t
CSL
). 做 在 logical “0” indicates 那 程序-
ming 是 安静的 在 progress. 做 在 logical “1” indicates 那
这 寄存器 在 这 specified 地址 有 被 erased
和 这 设备 是 准备好 为 另一 操作指南.
3.5 擦掉 所有 (eral)
这 eral 操作指南 将 擦掉 这 全部 记忆
排列 至 这 logical “1” 状态. 这 eral 循环 是 完全同样的
至 这 擦掉 循环 除了 为 这 不同的 opcode.
这 eral 循环 是 完全地 自-安排时间 和 com-
mences 在 这 下落 边缘 的 这 cs. clocking 的 这
clk 管脚 是 不 需要 之后 这 设备 有 entered
这 eral 循环.
这 做 管脚 indicates 这 准备好/b
usy 状态 的 这
设备 如果 cs 是 brought 高 之后 一个 最小 的 250 ns
低 (t
CSL
) 和 在之前 这 全部 eral 循环 是 com-
plete.
图示 3-2: 擦掉 定时
图示 3-3: eral 定时
CS
CLK
DI
做
T
CSL
审查 状态
1
1
1A
N
一个
N
-1 一个
N
-2
•••
A0
T
SV
T
CZ
BUSY 准备好
高-z
T
WC
高-z
CS
CLK
DI
做
T
CSL
审查 状态
100 10X
•••
X
T
SV
T
CZ
BUSY 准备好
高-z
T
EC
高-z
有保证的 在 vcc = 4.5v 至 +6.0v.