连接 图解
双-在-线条 包装
TLH10578–2
顶 视图
塑料 碎片 运输车
TLH10578–3
顶 视图
顺序 号码 TP3069J
看 NS 包装 号码 J20A
顺序 号码 TP3069N
看 NS 包装 号码 N20A
顺序 号码 TP3069V
看 NS 包装 号码 V20A
顺序 号码 TP3069WM
看 NS 包装 号码 M20B
管脚 描述
标识 函数
VPO
一个
这 非-inverted 输出 的 这 receive 电源
amplifier
GNDA 相似物 ground 所有 信号 是 关联 至
这个 pin
VPO
b
这 inverted 输出 的 这 receive 电源
amplifier
VPI 反相的 输入 至 这 receive 电源 amplifier
VF
R
O 相似物 输出 的 这 receive filter
V
CC
积极的 电源 供应 pin V
CC
ea
5V
g
5%
FS
R
Receive 框架 同步 脉冲波 这个 使能
BCLK
R
至 变换 PCM 数据 在 D
R
FS
R
是 一个
8 kHz 脉冲波 train 看
计算数量 2
和
3
为
定时 details
D
R
Receive 数据 input PCM 数据 是 shifted 在
D
R
下列的 这 FS
R
leading edge
BCLK
R
这 位 时钟 这个 shifts 数据 在 D
R
之后
这 FS
R
leading edge 将 相异 从 64 kHz
CLKSEL
至 2048 MHz Alternatively 将 是 一个 逻辑
输入 这个 选择 也
1536 MHz1544 MHz 或者 2048 MHz 为
主控 时钟 在 同步的 模式 和
BCLK
X
是 使用 为 两个都 transmit 和 receive
方向 (看 表格 i)
MCLK
R
Receive 主控 clock 必须 是 1536 MHz
1544 MHz 或者 2048 MHz 将 是
PDN
异步的 和 MCLK
X
但是 应当 是
同步的 和 MCLK
X
为 最好的
performance 当 MCLK
R
是 连接
continuously low MCLK
X
是 选择 为 所有
内部的 timing 当 MCLK
R
是 连接
continuously high 这 设备 是 powered
down
标识 函数
MCLK
X
Transmit 主控 clock 必须 是 1536 MHz
1544 MHz 或者 2048 MHz 将 是
异步的 和 MCLK
R
最好的
效能 是 认识到 从 同步的
operation
BCLK
X
这 位 时钟 这个 shifts 输出 这 PCM 数据
在 D
X
将 相异 从 64 kHz 至 2048 MHz
但是 必须 是 同步的 和 MCLK
X
D
X
这 触发-状态
PCM 数据 输出 这个 是
使能 用 FS
X
FS
X
Transmit 框架 同步 脉冲波 输入 这个
使能 BCLK
X
至 变换 输出 这 PCM 数据 在
D
X
FS
X
是 一个 8 kHz 脉冲波 train 看
计算数量 2
和
3
为 定时 details
TS
X
打开 流 输出 这个 脉冲 低 在
这 encoder 时间 slot
ANLB 相似物 Loopback 控制 input 必须 是 设置
至 逻辑 ‘0’ 为 正常的 operation 当 牵引的
至 逻辑 ‘1’ 这 transmit 过滤 输入 是
disconnected 从 这 输出 的 这 transmit
前置放大器 和 连接 至 这 输出 的
这 receive 切换 电容 低-通过 过滤
和 这 输入 至 这 receive RC 起作用的 过滤 是
连接 至 ground 这个 结果 在 这
VFRO 输出 正在 在 地面 水平的 在
相似物 loopback operation
GS
X
相似物 输出 的 这 transmit 输入 amplifier
使用 至 externally 设置 gain
VF
X
I
b
反相的 输入 的 这 transmit 输入 amplifier
VF
X
I
一个
非-反相的 输入 的 这 transmit 输入
amplifier
V
BB
负的 电源 供应 pin V
BB
eb
5V
g
5%
2