MC145003
•
MC145004
MOTOROLA
6
管脚 描述
A0–A2
地址 输入 (管脚 42–44)
这 设备 有 至 receive 一个 准确无误的 地址 在之前 它们
将 接受 数据. 三 地址 管脚 (a2, a1, a0) 是 使用 至
定义 这 states 的 这 三 可编程序的 位 的
mc145003/mc145004’s 8–bit 地址.
这 地址 是 0111vwxy 在哪里 v, w, x 代表 a2, a1,
和 a0 各自. 在哪里 v, w, x = 0, 然后 a2, a1, 和 a0
应当 是 系 至 0 v. 在哪里 v, w, x = 1, 然后 a2, a1, 和 a0
应当 是 系 至 v
DD
.
为 系统 在哪里 仅有的 一个 mc145003/mc145004 是
使用, 这 地址 管脚 必须 是 系 至 v
DD
. 这个 定义 这
设备 作 一个 主控. 其它 配置 的 这 地址 管脚
(除了 000*) 定义 一个 设备 至 是 一个 从动装置. 为 系统 和
更多 比 一个 mc145003/mc145004 (倾泻 应用)
一个 的 这 mc145003/mc145004 必须 有 所有 的 它的 地址
管脚 系 至 v
DD
(这个 定义 它 作 这 主控). 这 主控 是
有责任 为:
1. 供应 这 振荡器 输入 至 所有 slaves.
2. sending 一个 框架 同步 脉冲波 在 这 beginning 的 每
bp1 (backplane 1) 时期 至 保持 这 mc145003/
mc145004 同步.
3. 供应 一个 一般 设置 的 backplane 信号 至 是
shared 用 所有 participating 设备 在 这 倾泻 sys-
tem (如果 desired).
便条
便条: 在 产品 在哪里 这 电路 将 是 分开的 从
外部 手工的 干扰 这 系统 设计者 将 引领 ad-
vantage 的 这 self–programming 特性. 在之上 power–on, ad-
dress 管脚 这个 是 left open–circuit 将 是 charged 至 v
DD
.
不管怎样, 小心 必须 是 带去 不 至 无意地 释放 这
管脚 之后 power–on 自从 这 地址 将 然后 是 lost. 一个 simi-
lar 特性 是 也 有 在 这 enb
管脚.
提醒
这 配置 a0, a1, a2 = 000 应当 不 是 使用. 这个
做 不 给 一个 有效的 地址 和 是 保留 为 motorola’s 使用
仅有的. 所有 三 地址 管脚 应当 从不 是 系 至 0 v simulta-
neously. 任何 其它 结合体 的 主控 (111) 加 六 slaves
(110, 101, 100, 011, 010, 001) 是 allowed.
ENB
使能 输入 (管脚 41)
如果 这 enb
管脚 是 系 至 v
DD
, 这 mc145003/mc145004 将
总是 获得 这 数据 之后 128 位 有 被 received. 这
latched 数据 是 多路复用 和 喂养 至 这 frontplane 驱动器 为
显示. 如果 外部 控制 的 这个 闭锁 函数 是 必需的
(为 例子, 在 一个 倾泻 应用 在哪里 multiplexing
的 新 数据 将 需要 一个 延迟 直到 所有 participating
mc145003/mc145004 数据 是 updated), 然后 这 enb
管脚
应当 是 使保持 低, followed 用 一个 高 脉冲波 在 enb
当
数据 显示 是 必需的. (这个 将 也 是 有用的 在 一个 系统
在哪里 一个 mc145003/mc145004 是 permanently addressed
和 仅有的 这 last 128 位 的 数据 sent 是 必需的 至 是
latched 为 显示). 这 脉冲波 在 这 enb
管脚 必须 出现
当 dclk 是 高.
dclk, d
在
数据 时钟 和 数据 输入 (管脚 38, 39)
地址 输入 和 数据 输入 控制. 看
数据 输入
协议
sections 为 相关的 选项.
osc1, osc2
振荡器 管脚 (管脚 51, 50)
至 使用 这 on–board 振荡器, 一个 外部 电阻 应当
是 连接 在 osc1 和 osc2 的 这 主控 设备.
optionally, 这 osc1 管脚 的 这 主控 设备 将 是 驱动
用 一个 externally 发生 时钟 信号. 这 振荡器 信号
为 任何 从动装置(s) 在 这 系统 是 提供 用 这 主控 设备
用 连接 这 主控’s osc2 管脚 至 这 slaves’(s) osc2
管脚(s). 这 slaves’(s) osc1 管脚(s) 应当 是 连接 至
地面.
一个 电阻 的 680 k
Ω
连接 在 这 主控’s osc1
和 osc2 管脚 给 一个 振荡器 频率 的 关于 30 khz,
给 大概 30 hz 作 seen 在 这 lcd 驱动器 输出.
一个 电阻 的 200 k
Ω
给 关于 100 khz, 这个 结果 在
100 hz 在 这 驱动器 输出. lcd manufacturers 推荐
一个 lcd 驱动 频率 的 在 30 hz 和 100 hz. 看
图示 6.
1 k 10 k 100 k 1 m 10 m
10 m
1 m
100 k
10 k
外部 电阻 值
振荡器 频率
图示 6. 振荡器 频率 vs 加载 阻抗
(近似的)
FS
框架 同步 (管脚 37)
这 框架 同步 管脚 (fs) 是 配置 作 一个 输出 在 这
主控 设备 和 作 一个 输入 在 这 从动装置 设备. 这
主控 设备 输出 一个 脉冲波 在 这 fs 管脚 once 在 这 begin-
ning 的 各自 bp1 (backplane 1) 起作用的 时期 至 保持 所有
mc145003/mc145004s 同步.
FP1–FP32
frontplane 驱动器 (管脚 36–27, 25–22, 19–15, 13–1)
frontplane 驱动器 输出.
BP1–BP4
backplane 驱动器 (管脚 48–45)
backplane 驱动器 输出.
V
LCD
lcd 驱动器 供应 (管脚 20)
电源 供应 输入 为 lcd 驱动 输出. 将 是 使用 至
供应 一个 temperature–compensated 电压 至 这 lcd 驱动
部分, 这个 能 是 独立的 从 这 逻辑 电压 供应,
V
DD
.