CY7C441
CY7C443
4
切换 特性
在 这 运行 范围
[8]
7C441–12
7C443–12
7C441–14
7C443–14
7C441–20
7C443–20
7C441–30
7C443–30
参数 描述 最小值 最大值 最小值 最大值 最小值 最大值 最小值 最大值 单位
t
CKW
写 时钟 循环 12 14 20 30 ns
t
CKR
读 时钟 循环 12 14 20 30 ns
t
CKH
时钟 高 5 6.5 9 12 ns
t
CKL
时钟 低 5 6.5 9 12 ns
t
一个
[9]
数据 进入 时间 9 10 15 20 ns
t
OH
previous 输出 数据 支撑 之后 读 高 0 0 0 0 ns
t
FH
previous 标记 支撑 之后 读/写 高 0 0 0 0 ns
t
SD
数据 设置-向上 4 5 6 7 ns
t
HD
数据 支撑 0 0 0 0 ns
t
SEN
使能 设置-向上 4 5 6 7 ns
t
HEN
使能 支撑 0 0 0 0 ns
t
FD
标记 延迟 9 10 15 20 ns
t
SKEW1
[10]
opposite 时钟 之后 时钟 0 0 0 0 ns
t
SKEW2
[11]
opposite 时钟 在之前 时钟 12 14 20 30 ns
t
PMR
主控 重置 脉冲波 宽度 (mr低) 12 14 20 30 ns
t
SCMR
last 有效的 时钟 低 设置-向上 至 mr低 0 0 0 0 ns
t
OHMR
数据 支撑 从 mr低 0 0 0 0 ns
t
MRR
主控 重置 恢复 (mr高 设置-向上 至
第一 使能 写/读)
12 14 20 30 ns
t
MRF
MR高 至 flags 有效的 12 14 20 30 ns
t
AMR
MR高 至 数据 输出 低 12 14 20 30 ns
注释:
8. 测试 情况 假设 信号 转变 时间 的 3 ns 或者 较少, 定时 涉及 水平 的 1.5v, 和 输出 加载 作 显示 在 这 交流 测试 负载 和 波形
和 电容 作 在 便条 6, 除非 否则 指定.
9. 进入 时间 包含 所有 数据 输出 切换 同时发生地.
10. t
SKEW1
是 这 最小 时间 一个 opposite 时钟 能 出现 之后 一个 时钟 和 安静的 是 有保证的 不 至 是 包含 在 这 电流 时钟循环 (为 目的 的
标记 更新). 如果 这 opposite 时钟 occurs 较少 比 t
SKEW1
之后 这 时钟, 这 decision 的 whether 或者 不 至 包含 这 opposite 时钟 在 这 电流 时钟 循环
是 arbitrary.
便条
: 这 opposite 时钟 是 这 信号 至 这个 一个 标记 是 不 同步; i.e., ckw 是 这 opposite 时钟 为 empty 和 almost empty flags, ckr
是 这 opposite 时钟 为 这 almost 全部 标记. 这 时钟 是 这 信号 至 这个 一个 标记 是 同步; i.e., ckw 是 这 时钟为 这 almost 全部 标记, ckr 是 这
时钟 为 empty 和 almost empty flags.
11. t
SKEW2
是 这 最小 时间 一个 opposite 时钟 能 出现 在之前 一个 时钟 和 安静的 是 有保证的 至 是 包含 在 这 电流 时钟 cycle (为 目的 的 标记
更新). 如果 这 opposite 时钟 occurs 较少 比 t
SKEW2
在之前 这 时钟, 这 decision 的 whether 或者 不 至 包含 这 opposite 时钟 在 这 电流 时钟 循环
是 arbitrary. 看 便条 10 为 定义 的 时钟 和 opposite 时钟.