1D
C1
R
15
8Q8D
10
1D
C1
R
16
7Q7D
9
1D
C1
R
17
6Q6D
8
1D
C1
R
18
5Q5D
7
1D
C1
R
19
4Q4D
6
1D
C1
R
20
3Q3D
5
1D
C1
R
21
2Q2D
4
1D
C1
R
22
1Q1D
3
CLKEN
14
CLR
11
23
OC
3
13
CLK
OC2
2
OC
1
1
’as825 逻辑 图解 (积极的 逻辑)
3
1D
2D
4
3D
5
4D
6
5D
7
6D
8
7D
9
8D
10
15
16
17
18
19
20
21
22
2D
CLK
13
OC1
1
1C2
8Q
7Q
6Q
5Q
4Q
3Q
2Q
1Q
R
11
CLR
G1
14
CLKEN
EN
2
OC
2
23
OC
3
&放大;
’as825 逻辑 标识
‡
‡
这个 标识 是 在 一致 和 ansi/ieee 标准 91-1984 和
iec 发行 617-12.
sn54as825, sn54as826, sn74as825, sn74as826
8-位 总线 接口 flip-flops 和 3-状态 输出
sdas020a – d2825, 六月 1984 – 修订 january 1986
邮递 办公室 盒 655303
•
达拉斯市, 德州 75265
2
描述 (持续)
multiuser 缓冲 输出-控制 输入 (oc1, oc2, 和 oc3) 能 是 使用 至 放置 这 第八 输出 在 也
一个 正常的 逻辑 状态 (高 或者 低 水平的) 或者 一个 高-阻抗 状态. 在 这 high-impedance state, 这 输出
neither 加载 也不 驱动 这 总线 线条 significantly. 这 高-阻抗 状态 和 增加 驱动 提供 这
能力 至 驱动 这 总线 线条 在 一个 总线-有组织的 系统 没有 需要 为 接口 或者 pullup 组件. 这
输出 控制 做 不 影响 这 内部的 运作 的 这 flip-flops. old 数据 能 是 retained 或者 新 数据 能
是 entered 当 这 输出 是 在 这 高-阻抗 状态.
这 sn54as’ 家族 是 典型 为 运作 在 这 全部 军队 温度 范围 的 –55
°
c 至 125
°
c.
这 sn74as’ 家族 是 典型 为 运作 从 0
°
c 至 70
°
c.
’as825 函数 表格
输入
输出
OC
†
CLR CLKEN CLK D
Q
L L X X X L
L HL
↑
HH
LHL
↑
LL
LHHXXQ
0
HXXXX Z
†
OC= h 如果 任何 的 oc1, oc2, 或者 oc3 是 高.
OC
= l 如果 所有 的 oc1, oc2, 和 oc3 是 低.
管脚 号码 是 为 dw, jt, 和 nt 包装.