cs5161, cs5161h
http://onsemi.com
12
图示 15. cs5161/5161h ovp 回馈 至 一个
输入
–
至
–
输出 短的 电路 用 拉 这 输入
电压 至 地面
m 5.00 ms
查出 1
–
调整器 输出 电压 (1.0 v/div.)
查出 4
–
5.0 v 从 pc 电源 供应 (5.0 v/div.)
外部 输出 使能 电路
开关 控制 的 这 调整器 能 是 执行
通过 这 增加 的 二 额外的 分离的 组件
(看 图示 16). 这个 电路 运作 用 拉 这 软
开始 管脚 高, 和 这 v
FFB
管脚 低, emulating 一个 短的
电路 情况.
图示 16. implementing 关闭
和 这 cs5161/5161h
关闭
输入
5.0 v
mmun2111t1 (sot
–
23)
5
8
V
FFB
SS
IN4148
CS5161
外部 电源 好的 电路
一个 optional 电源 好的 信号 能 是 发生 通过
这 使用 的 四 额外的 外部 组件 (看 图示
17). 这 门槛 电压 的 这 电源 好的 信号 能 是
调整 每 这 下列的 等式:
V
电源 好的
(r1
r2)
0.65 V
R2
这个 电路 提供 一个 打开 集电级 输出 那 驱动
这 电源 好的 输出 至 地面 为 调整器 电压 较少
比 v
电源
好的
.
图示 17. implementing 电源 好的
和 这 cs5161/5161h
5.0 v
电源 好的
10 k
V
输出
PN3904
6.2 k
R1
R2
PN3904
10 k
R3
CS5161
图示 18. cs5161/5161h 在 电源 向上. 电源
好的 信号 是 使活动 当 输出 电压
reaches 1.70 v.
m 2.50 ms
查出 4
–
5.0 v 输入 (2.0 v/div.)
查出 3
–
12 v 输入 (v
CC1
) 和 (v
CC2
) (10 v/div.)
查出 1
–
调整器 输出 电压 (1.0
v/div.)
查出 2
–
电源 好的 信号 (2.0
v/div.)
斜度 补偿
这 v
2
控制 方法 使用 一个 ramp 信号, 发生 用
这 等效串联电阻 的 这 输出 电容, 那 是 均衡的 至 这
波纹 电流 通过 这 inductor. 至 维持 规章制度,
这 v
2
控制 循环 monitors 这个 ramp 信号, 通过 这
pwm 比较器, 和 terminates 这 转变 在
–
时间.
这 stringent 加载 瞬时 (所需的)东西 的 modern
微处理器 需要 这 输出 电容 至 有 非常
低 等效串联电阻. 这 结果 shallow 斜度 提交 至这 pwm
比较器,预定的 至 这 非常 低 等效串联电阻, 能 含铅的 至 脉冲波 宽度
jitter 和 变化 造成 用 两个都 随机的 或者 同步的
噪音.
adding 斜度 补偿 至 这 控制 循环, 避免
erratic 运作 的 这 pwm 电路, 特别 在 更小的
职责 循环 和 高等级的 发生率, 在哪里 那里 是 不
足够的ramp 信号, 和 提供 一个 更多 稳固的 switchpoint.
这 scheme 那 阻止 那 切换 噪音
prematurely triggers 这 pwm 电路 组成 的 adding 一个
积极的 电压 斜度 至 这 输出 的 这 错误 放大器
(竞赛 管脚) 在 一个 止
–
时间 循环.