1999 Dec 30 6
飞利浦 半导体 产品 规格
ic card 接口 TDA8004T
函数的 描述
全部地 这个 文档, 它 是 assumed 那 这 reader 是
familiar 和 iso 7816 norm terminology.
电源 供应
这 供应 管脚 为 这 ic 是 v
DD
和 地. v
DD
应当
是 在 这 范围 从 2.7 至 6.5 v. 所有 接口 信号 和
这 系统 控制 是 关联 至 v
DD
; 所以, 是 确信
这 供应 电压 的 这 系统 控制 是 也 V
DD
. 所有
card 联系 仍然是 inactive 在 powering 向上 或者
powering 向下. 这 sequencer 是 不 使活动 直到 v
DD
reaches V
th2
+V
hys(th2)
(看 图.3). 当 V
DD
falls 在下
V
th2
, 一个 自动 deactivation 的 这 联系 是
执行.
为 generating 一个 5 V
±
5% v
CC
供应 至 这 card, 一个
整体的 电压 doubler 是 组成公司的. 这个 步伐-向上
转换器 应当 是 separately 有提供的 用 v
DDP
和
PGND (从 4.5 至 6.5 v). 预定的 至 大 瞬时 电流,
这 2
×
100 nF 电容 的 这 步伐-向上 转换器 应当
有 一个 等效串联电阻 较少 比 100 m
Ω
和 是 located 作 near 作
可能 至 这 ic.
这 供应 电压 v
DD
和 v
DDP
将 是 应用 至
这 ic 在 任何 时间 sequence.
如果 一个 电压 在 7 和 9 v 是 有 在里面 这
应用, 这个 电压 将 是 系 至 管脚 vup, 因此
blocking 这 步伐-向上 转换器. 在 这个 情况, V
DDP
必须 是
系 至 V
DD
和 这 电容 在 管脚 S1 和 S2 将
是 omitted.
电压 supervisor
这个 块 surveys 这 v
DD
供应. 一个 定义 重置 脉冲波
的 大概 10 ms (t
W
) 是 使用 内部 为
维持 这 IC 在 这 inactive 模式 在 powering 向上
或者 powering 向下 的 v
DD
(看 图.3).
作 长 作 v
DD
是 较少 比 v
th2
+V
hys(th2)
, 这 ic 将
仍然是 inactive whatever 这 水平 在 这 command 线条.
这个 也 lasts 为 这 持续时间 的 t
W
之后 V
DD
有 reached
一个 水平的 高等级的 比 v
th2
+V
hys(th2)
.
这 系统 控制 应当 不 尝试 至 开始 一个 触发
在 这个 时间.
当 V
DD
falls 在下 V
th2
, 一个 deactivation sequence 的 这
联系 是 执行.
handbook, halfpage
CLKDIV1
CLKDIV2
RFU1
PGND
S2
V
DDP
S1
VUP
PRES
PRES
i/o
AUX2
AUX1
CGND
AUX2UC
AUX1UC
i/ouc
XTAL2
止
地
XTAL1
V
DD
RSTIN
CMDVCC
n.c.
V
CC
RST
CLK
1
2
3
4
5
6
7
8
9
10
11
12
13
28
27
26
25
24
23
22
21
20
19
18
17
16
1514
TDA8004T
MGM174
图.2 管脚 配置.